рефераты конспекты курсовые дипломные лекции шпоры

Реферат Курсовая Конспект

Семейство компьютеров Alpha

Семейство компьютеров Alpha - Реферат, раздел Компьютеры, Архитектура серверов корпоративных баз данных Семейство Компьютеров Alpha. Отличительная Черта Платформы Alpha - Это Сбалан...

Семейство компьютеров Alpha. Отличительная черта платформы Alpha - это сбалансированность.

Благодаря 64-разрядной архитектуре и высокоскоростным каналам связи с периферией Alpha поддерживает работу с огромными массивами данных, как на дисках, так и в оперативной памяти, что является весьма критичным для многих приложений.

Другим отличительным качеством платформы Alpha является ее универсальность с точки зрения применения различных операционных систем NetWare, Pick, DECelx, OpenVMS, Digital UNIX, Windows NT . Семейство серверов Alpha представляет собой полный ряд систем от минимальной конструкции до сервера крупной распределенной сети. Ниже дано описание основных свойств этих компьютеров и средств их реализации.

Высокая надежность и доступность Горячее переключение дисков, т.е. внутренний диск может быть заменен во время работы сервера.

Код коррекции ошибок ECC, Error Correcting Code. Серверы Alpha включают ECC для основной и кэш- памяти. При использовании этой технологии происходит постоянная проверка памяти, причем при этом ошибки не только обнаруживаются, но и автоматически корректируются. Технология дублирования дисков Redundant Array of Inexpensive Disks, RAID Двойная шина SCSI. Дублирование источников питания. Автоматический перезапуск системы.

При сбое в операционной системе эта возможность минимизирует время недоступности системы. Управление температурным режимом. Системы AlphaServer включают температурные и другие датчики, позволяющие следить за состоянием системы. Открытая архитектура Шина PCI, обеспечивающая скорость передачи 132 Мб с и соответствие международным стандартам. Стандартные слоты EISA, предоставляющие возможность использования большого количества стандартных карт. Высокоскоростной интерфейс SCSI-2 для подключения до 7 периферийных устройств, обеспечивающие в два раза более высокую скорость передачи шины SCSI и возможность подключения различных стандартных периферийных устройств.

Сетевые опции, включающие Ethernet, Token Ring, FDDI. Средства управления Реализация удаленного управления. Расширенные средства диагностики. Получение информации о конфигурации системы. Программное обеспечение управления нестандартными ситуациями и журналы диагностики сбоев. Расширяемость наращиваемость Возможность обновления процессора upgrade. Возможность подключения внешней памяти.

Использование симметричной мультипроцессорной обработки Symmetric Multi-Processing, SMP , позволяющей добавлять дополнительные процессоры. Гибкость выбора операционной системы OpenVMS AXP, Digital UNIX, Microsoft Windows NT . Использование кластеров Возможность построения кластерных систем. Основные характеристики серверов AlphaServer представлены в таблице 2. Таблица 2. Система Характеристики AlphaServer2100 AlphaServer8200 AlphaServer8400 Частота 4 233 233 МГц 300 МГц 4 275 275 МГц 4 200 200 МГц Число процессоров 1-4 1-6 1-12 Максимальная память 2 Гб 6 Гб 14 Гб Память на диске 500 Гб 10 Тб 10 Тб Поддержка ввода вывода 3 слота PCI 8 слотов EISA 108 слотов PCI 8 слотов EISA 144 слота PCI 8 слотов EISA 1 слот PCI EISA ECC память Да Да Да RAID Да Да Да Авто перезагрузка Да Да Да Дублирование питания Да Да Да Управление температурой Да Да Да AlphaServer 8400AlphaServer 8400 - это реализация сервера на базе микропроцессора DECchip 21164 частота - от 300 МГц высокопроизводительного сервера масштаба предприятия.

AlphaServer 8400 поддерживает до 12 процессоров, 14 Гб памяти и скорость ввода вывода свыше 1,2 Гб сек. Сбалансированная конструкция и быстрые процессоры позволяют обеспечивать обработку более 3000 транзакций в секунду.

Архитектура AlphaServer 8400 разработана с учетом возможности использования будущих поколений микропроцессора Alpha. AlphaServer 8400 оснащается высокоскоростными шинами ввода вывода PCI 144 слота на 12 физически различных шинах. Данный компьютер имеет относительно низкую стоимость в своем классе и может использоваться в качестве сервера крупной распределенной базы данных, обеспечивая при этом надежность и готовность на уровне более дорогих мэйнфреймов.

AlphaServer 8200Компьютер AlphaServer 8200 - это одна из наиболее высокопроизводительных систем для офиса в современной промышленности. Его конфигурация может включать до шести микропроцессоров DECchip 21164. Имея все преимущества 64-разрядной Alpha-архитектуры, до 6 Гб памяти и до 108 слотов PCI, данный сервер обеспечивает возможности роста даже для самых крупных и сложных приложений.

AlphaServer 8200 поддерживает операционные системы OpenVMS, Digital UNIX и Windows NT. Небольшие предприятия и крупные подразделения могут использовать производительность, мощность и надежность этого сервера для приложений, которые прежде функционировали на системах масштаба крупного предприятия.

Большие базы данных, процессы моделирования, системы поддержки принятия решений - вот несколько примеров приложений, которые легко поддерживаются AlphaServer 8200. AlphaServer 2100Системы AlphaServer 2100 Рис.7. представляют собой недорогие SMP-серверы, базирующиеся на шинах PCI EISA. Они поддерживают операционные системы OpenVMS, Digital UNIX и Windows NT. Данные компьютеры могут использоваться в качестве серверов высокопроизводительных коммерческих приложений и баз данных, а также серверов крупных локальных сетей. AlphaServer 2100 4 233 микропроцессор DECchip 21064A имеет частоту 233 МГц с кэш-памятью 1 Мб AlphaServer 2100 4 275 микропроцессор DECchip 21064A - 275 МГц с кэш-памятью 4 Мб AlphaServer 2100 5 250 микропроцессор DECchip 21164 - 250 МГц с кэш-памятью 4 Мб. Каждая система может иметь конфигурацию с 1-4 процессорами, поддерживает до 2 Гб оперативной памяти и до 64 Гб внутренней дисковой памяти. Пропускная способность системной шины равна 667 Мб сек, а высокопроизводительная подсистема ввода вывода PCI имеет пиковую пропускную способность 132 Мб сек. Шина ввода вывода EISA 33 Мб сек поддерживает широкий спектр стандартных устройств.

Микропроцессор 21066, 21164 - 2-х или 4-х канальный суперскалярный процессор имеет следующие характерные черты Все команды фиксированной длины и формата FPU поддерживет формат чисел как фирмы DEC, так и стандарта IEEE 32 64-х разрядных регистра для целых чисел и 32 64-х разрядных для чисел с плавающей точкой Встроеный кэш прямого отображения для чтения записи данных Встроеный кэш прямого отображения для чтения команд Встроенные буфера преобразования инструкций и данных.

Системная шина - соединяет процессор с памятью и подсистемой ввода вывода. Является синхронной, мультипликсированной 128-битной шиной адреса данных.

На шине используется контроль четности. Все передачи длиной 32 байта и пиковая производительность - 666Mb sec. Система памяти Высокая скорость обращения достигается Наличием буферов потокового чтения Контроль по четности адреса и данных Регенерация проводиться с учетом обращений к памяти На Рис. 6. представлена блок-схема микропроцессора 21066. Основными компонентами этого процессора являются кэш-память команд, целочисленное устройство, устройство плавающей точки, устройство выполнения команд загрузки записи, кэш-память данных, а также контроллер памяти и контроллер ввода вывода.

Кэш-память команд представляет собой кэш прямого отображения емкостью 8 Кбайт. Команды, выбираемые из этой кэш-памяти, могут выдаваться попарно для выполнения в одно из исполнительных устройств.

Кэш-память данных емкостью 8 Кбайт также реализует кэш с прямым отображением. При выполнении операций записи в память данные одновременно записываются в этот кэш и в буфер записи. Контроллер памяти или контроллер ввода вывода шины PCI обрабатывают все обращения, которые проходят через расположенные на кристалле кэш-памяти первого уровня. Контроллер памяти прежде всего проверяет содержимое внешней кэш-памяти второго уровня, которая построена на принципе прямого отображения и реализует алгоритм отложенного обратного копирования при выполнении операций записи.

При обнаружении промаха контроллер обращается к основной памяти для перезагрузки соответствующих строк кэш-памяти. Контроллер ввода вывода шины PCI обрабатывает весь трафик, связанный с вводом выводом. Под управлением центрального процессора он выполняет операции программируемого ввода вывода. Трафик прямого доступа к памяти шины PCI обрабатывается контроллером PCI совместно с контроллером памяти.

При выполнении операций прямого доступа к памяти в режиме чтения и записи данные не размещаются в кэш-памяти второго уровня. Интерфейсы памяти и PCI были разработаны специально в расчете на однопроцессорные конфигурации и не поддерживают реализацию мультипроцессорной архитектуры. Рис. 6. Основные компоненты процессора Alpha 21066 Рис.7. Архитектура AlphaServer 2100A На рисунке 7 показан пример системы, построенной на базе микропроцессора 21066. В представленной конфигурации контроллер памяти выполняет обращения как к статической памяти, с помощью которой реализована кэш-память второго уровня, так и к динамической памяти, на которой построена основная память.

Для хранения тегов и данных в кэш-памяти второго уровня используются кристаллы статическая памяти с одинаковым временем доступа по чтению и записи. Конструкция поддерживает до четырех банков динамической памяти, каждый из которых может управляться независимо, что дает определенную гибкость при организации памяти и ее модернизации.

Высокоскоростная шина PCI имеет ряд привлекательных свойств. Помимо возможности работы с прямым доступом к памяти и программируемым вводом выводом она допускает специальные конфигурационные циклы, расширяемость до 64 бит, компоненты, работающие с питающими напряжениями 3.3 и 5 В, а также более быстрое тактирование. Базовая реализация шины PCI поддерживает мультиплексирование адреса и данных и работает на частоте 33 МГц, обеспечивая максимальную скорость передачи данных 132 Мбайт с. Шина PCI непосредственно управляется микропроцессором.

На рисунке 5.18 показаны некоторые высокоскоростные периферийные устройства графические адаптеры, контроллеры SCSI и сетевые адаптеры, подключенные непосредственно к шине PCI. Мостовая микросхема интерфейса ISA позволяет подключить к системе низкоскоростные устройства типа модема, флоппи-дисковода и т.д. 3.Серверы компании Hewlett-Packard Компания Hewlett-Packard была учреждена в Калифорнии в 1938 году с целью создания электронного тестирующего и измерительного оборудования. Основой разработки современных компьютеров Hewlett-Packard является архитектура PA-RISC. Она была разработана компанией в 1986 году, и с тех пор, благодаря успехам интегральной технологии, прошла несколько стадий своего развития от многокристального до однокристального исполнения.

Архитектура PA-RISC разрабатывалась с учетом возможности построения многопроцессорных систем, которые реализованы в старших моделях серверов.

Как известно, одна из главных причин перехода к RISC - стремление выполнять команду за один такт. Для достижения большей производительности разработчики RISC создают процессоры, выполняющие за один такт несколько команд. Такие процессоры называют суперскалярными. Эти процессоры сложнее - их реализуют, как правило, на нескольких кристаллах, что ведет к ограничению частоты. Hewlett-Packard первой разработала суперскалярный процессор на одном кристалле с высокой тактовой частотой. Для того, чтобы более полно использовать возможности суперскалярных процессоров, в набор PA-RISC включены составные команды, которые выполняют на разных частях кри-сталла сразу несколько операций.

Вследствие этого, PA-RISC выполняет большее число команд за такт, опережая процессоры конкурентов, даже если они обладают большей тактовой частотой. Еще одна особенность PA-RISC - большие внешние кэши Рис. 8 В отличие от некоторых других процессоров, где размер кэша достаточен лишь для быстрого выполнения простых тестов, кэши PA-RISC форсируют работу реальных приложений и служат ключевым отличием от других реализаций RISC. Хранение команд и данных осуществляется в раздельных кэшах, причем процессор соединяется с ними с помощью высокоскоростных 64-битовых шин. Кэш-память реализуется на высокоскоростных кристаллах статической памяти SRAM , синхронизация которых осуществляется непосредственно на тактовой частоте процессора. При тактовой частоте 100 МГц каждый кэш имеет полосу пропускания 800 Мбайт с при выполнении операций считывания и 400 Мбайт с при выполнении операций записи.

Микропроцессор аппаратно поддерживает различный объем кэш-памяти кэш команд может иметь объем от 4 Кбайт до 1 Мбайт, кэш данных - от 4 Кбайт до 2 Мбайт. Чтобы снизить коэффициент промахов применяется механизм хеширования адреса. В обоих кэшах для повышения надежности применяются дополнительные контрольные разряды, причем ошибки кэша команд корректируются аппаратными средствами.

Еще один метод, используемый в RISC-архитектурах для повышения производительности - это конвейер.

Для ускорения выполнения команды ее обработка разбивается на ступени выборка, декодирование, выполнение, обратная запись и т.д. Все ступени конвейера работают одновременно. Наличие конвейера - главный фактор, благодаря которому RISC превосходит CISC. 5-ступенчатый конвейер минимизирует задержки из-за остановов, характерные для суперконвейерных архитектур.

Другими важными особенностями PA-RISC являются Расширенные возможности 64-разрядных вычислений. Встроенная поддержка графики. Набор команд PA-RISC расширен графическими возможностями. Эти команды наряду с огромной производительностью вещественных вычислений позволяют добиться замечательных характеристик графики без помощи графических процессоров. Встроенная поддержка мультимедиа. Первым процессором с поддержкой мультимедиа был PA-7100LC. Он мог декодировать видео MPEG-1 со скоростью 30 кадров в секунду с полным стереозвуком.

Благодаря встроенной поддержке типов данных мультимедиа в базовой архитектуре, Hewlett-Packard в состоянии обеспечить очень высокую скорость отображения без дополнительных затрат. Рис. 8. Блок-схема взаимодействия процессора и внешних кэшов Процессор подсоединяется к памяти и подсистеме ввода вывода посредством синхронной шины. Процессор может работать с тремя разными отношениями внутренней и внешней тактовой частоты в зависимости от частоты внешней шины 1 1, 3 2 и 2 1. Это позволяет использовать в системах разные по скорости микросхемы памяти.

Процессор PA-8xxx вобрал в себя все известные методы ускорения выполнения команд. В его основе лежит концепция интеллектуального выполнения, которая базируется на принципе внеочередного выполнения команд. Это свойство позволяет PA-8000 достигать пиковой суперскалярной производительности благодаря широкому использованию механизмов автоматического разрешения конфликтов по данным и управлению аппаратными средствами.

Эти средства хорошо дополняют другие архитектурные компоненты, заложенные в структуру кристалла большое число исполнительных функциональных устройств, средства прогнозирования направления переходов и выполнения команд по предположению, оптимизированная организация кэш-памяти и высокопроизводительный шинный интерфейс. PA-8500 Рис. 9. является 4-х канальным суперскалярным процессором, выполняющим 4 операции за такт. PA-8500 имеет следующие архитектурные особенности Наибольший размер кэша первого уровня на процессор 1 МБ - данные, 0.5 МБ - инструкции. По два 64-разрядных модуля с плавающей точкой для функций загрузки выгрузки, умножения сложения, деления извлечения квадратного корня, целочисленных, сдвиговых логических функций каждый - всего 10 функциональных модулей.

Буфер предсказания ветвления для 56 инструкций instruction reorder buffer - IRB Спекулятивное выполнение Статическое и динамическое предсказание ветвлений Перечисленные особенности рассматриваются ниже более подробно.

PA-8500 реализован в 0.25 микронной технологии. Новая технология позволяет разместить на чипе большой кэш первого уровня, что дает возможность повысить частоту без необходимости наличия связанных кэшей второго уровня. Кэш второго уровня имеет цикл медленнее цикла кэша первого уровня, а также обладает более низкой пропускной способностью. Задержка, вызванная доступом к более медленному кэшу второго уровня, сочетается с необходимостью извлечь полную строку кэша для заполнения кэша первого уровня, а не просто заполнить его текущими данными.

Большой кэш первого уровня поможет избежать ограничений многоуровневой структуры кэша, так как направляет потоки инструкций и данных непосредственно в хранилище данных. Рис.9. Архитектура процессора PA-8500 Процессор PA-8500 предоставляет доступ к большему объему данных за два такта из своего 0.5MB кэша инструкций и 1MB кэша данных, чем многие системы могут предоставить за 10 и более тактов из кэша второго уровня.

Механизм установки очередности инструкций поддерживает постоянную загрузку функциональных модулей процессора, предотвращая их простой, как это обычно происходит в традиционных конвеерных процессорах. Одной из задач при разработке PA-8500 было создание чипового кэша, который бы мог уместиться в выделенную зону чипа и, тем не менее, поддерживал бы высокий уровень установки очередности инструкций. Такое решение требует, чтобы кэш данных поддерживал выполнение двух одновременных операций памяти при поддержке двухтактного доступа.

Задача была решена использованием двухбанковой системы, разработанной для внекристального кэша данных. Система реализована в виде простого однопортового RAM, что помогло сохранить пространство на чипе. Поскольку каждый запрос имеет отношение только к половине кэша, физическая длина доступа была уменьшена, что позволило достичь меньшего времени доступа. Все данные, хранящиеся в кэше PA-8500, защищены от возникновения однобитовых ошибок.

Необходимо принять все меры к сохранению целостности данных. Для кэша инструкций достаточно простой четности, поскольку его содержимое всегда безошибочно. Всякий раз, когда доступ к инструкциям сигнализирует об ошибке, доступ обрабатывается как неудачное обращение в кэш. Строки кэша с нарушенными данными аннулируются и данные поступают из памяти заново. Больше усилий необходимо предпринять для обеспечения защиты кэша данных, потому как коррекция необходима когда неверная строка кэша нарушается.

PA-8500 предоставляет 6 лишних битов на слово для возможности коррекции однобитовой ошибки и защиты кэша данных. Однако, коррекция происходит не прямо во время доступа к кэшу, так как это бы увеличило бы время задержки доступа. Вместо этого, ошибки распознаются параллельной логикой коррекции ошибок. Если ошибка распознана, поврежденные данные выбрасываются из кэша. Если строка неверна, коррекция ошибки происходит на пути копирования. Если строка верна, она аннулируется, а доступ производится еще раз, что заставляет строку переместиться в кэш с исправленными данными.

При наличии большого чипового кэша первого уровня в сочетании с мощным механизмом предсказания ветвления, PA-8500 не нуждается в дорогом, присоединенном напрямую к процессору кэше второго уровня. Что, в свою очередь, устраняет необходимость в интегрированном контроллере кэша второго уровня. В дополнение к этому, нет необходимости в большом количестве выводов процессора, обслуживающих соединения с внешними RAM. Процессор PA-8500 обладает раздельной архитектурой, в которой логика интерпретирования инструкций не связана с конвеерной логикой функциональных модулей.

Подобная архитектура позволяет процессору частично интерпретировать инструкции задолго до действительного исполнения инструкций функциональным модулем модулями. Интерпретированные инструкции хранятся в очереди внутри чипа. Одновременно PA-8500 может таким образом обрабатывать до 56 инструкций.

Процессор обрабатывает до 4 инструкций за такт. Для поддержания суперскалярной производительности на максимально возможном уровне процессор PA-8500 содержит в себе десять функциональных модулей два независимых модуля для операций с плавающей точкой, два независимых функциональных модуля деления и извлечения квадратного корня, два независимых 64-разрядных целочисленных арифметических логических модуля ALU , два модуля сдвиговых логических функций хотя эти модули разделены с целочисленными ALU, за такт ими выполняются лишь две из возможных четырех инструкций, и два независимых модуля загрузки выгрузки.

Что касается важных функциональных модулей для операций с плавающей точкой, каждый из них способен выполнить одну инструкцию умножения сложения за такт. Таким образом, пиковая производительность операций с плавающей точкой в четыре раза превышает тактовую частоту. Важно отметить, что инструкция умножения сложения является комбинированной то есть для выполнения одной инструкции необходимо выполнение двух операций.

Это не просто повышает производительность, выполнение комбинации умножения сложения требует одной инструкции в IRB, что еще более повышает эффективность процессора. Инструкция умножения сложения имеет трех тактовую задержку, но при наличии конвеерности, результат выдается каждый такт. Для того, чтобы использовать весь набор функциональных модулей, процессор оснащен 56-командным буфером предсказания ветвлений IRB - instruction reorder buffer двух портовым кэшем данных и способностью выбирать четыре инструкции за такт из большого кэша инструкций. Процессор может хранить до 56 инструкций в буфере и выполнять их в тот момент, когда необходимые данные и функциональный модуль модули станут доступными.

Взаимосвязь данных и инструкций, хранящихся в буферах известна, инструкции поступают в функциональные модули точно в момент, когда данные и функциональные модули будут доступны. Могучим оружием PA-8500 является его способность производить спекулятивное выполнение, которое заставляет процессор отгадывать путь выполнения и выполнять инструкции по этому пути. Если догадка неверна, спекулятивно выполненные инструкции сбрасываются.

Спекулятивное выполнение поддержано интеллектуальным механизмом предсказания ветвлений, базирующемся на 2,048-командном кэше истории ветвления. Предсказание ветвлений определяет порядок выполнения инструкций то есть, какая инструкция, по его мнению, будет выполнена и эти инструкции спекулятивно выполняются.

Если ответвление предсказано неправильно, эти инструкции просто сбрасываются, в случае если они еще не удалены. Таблица истории ветвлений BHT - branch history table в PA-8500 является стандартной матрицей двухбитных ячеек, но информация, хранимая в них, не является информацией о направлении ответвления выбранного или невыбранного. Модернизированный BHT позволяет PA-8500 сочетать возможности статического и динамического методов предсказания ветвлений в одной аппаратной структуре, что не требует наличия двух или трех аппаратных матриц, как в некоторых других методах предсказания ветвлений.

Конструкция процессора обеспечивает реализацию двух способов построения многопроцессорных систем. При первом способе каждый процессор подсоединяется к интерфейсному кристаллу, который наблюдает за всеми транзакциями на шине основной памяти. В такой системе все функции по поддержанию когерентного состояния кэш-памяти возложены на интерфейсный кристалл, который посылает процессору соответствующие транзакции.

Кэш данных построен на принципах отложенного обратного копирования и для каждого блока кэш-памяти поддерживаются биты состояния частный private, грязный dirty и достоверный valid, значения которых меняются в соответствии с транзакциями, которые выдает или принимает процессор. Второй способ организации многопроцессорной системы позволяет объединить два процессора и контроллер памяти и ввода-вывода на одной и той же локальной шине памяти. В такой конфигурации не требуется дополнительных интерфейсных кристаллов и она совместима с существующей системой памяти.

Когерентность кэш-памяти обеспечивается наблюдением за локальной шиной памяти. Пересылки строк между кэшами выполняются без участия контроллера памяти и ввода-вывода. Такая конфигурация обеспечивает возможность построения очень дешевых высокопроизводительных многопроцессорных систем. Серверы HP9000 класса DВ секторе рынка серверов рабочих групп компания HP представлена довольно широкой серией систем HP9000 класса D. Это серия систем с относительно низкой стоимостью, которая конкурирует с серверами, построенными на базе ПК. 1-2-процессорные серверы начального уровня на процессорах РА-7300LC и РА-8000. Изначально позиционировались как серверы для малого бизнеса, однако сейчас производительность новых старших моделей этого класса вполне достаточна для обслуживания очень больших организаций несколько сотен активных пользователей СУБД . При этом стоимость их по-прежнему соответствует стоимости серверов нижнего уровня.

Работают под управлением операционной системы HP-UX. Серверы HP9000 класса K1-6-процессорные серверы среднего уровня на процессорах РА-8000 и РА8200. Модель К570 с шестью процессорами РА-8200 200MHz является рекордсменом по скорости обработки транзакций в классе средних серверов - 21.358tpm ближайший конкурент - AlphaServer 4100 с четырьмя процессорами DECchip 21164 600MHz - показал 15.100tpm. Официальные данные по быстродействию вышедших в феврале моделей K380 K580 еще не опубликованы, однако, по оценкам НР, их транзакционная производительность на 15-20 выше, чем у К570. Серверы способны обслужить до тысячи активных пользователей СУБД, а значит, перекрывают потребности подавляющего большинства организаций. Архитектуры D- и K-Class схожи процессоры, память и контроллеры ввода вывода общаются через внутреннюю шину с производительностью 960MB sec. Различается максимальное число процессоров, а также интерфейсы для подключения плат расширения в D-Class используются шины EISA и HP-HSC High Speed Connect, пиковая скорость 160MB sec, а в K-Class - шины HP-HSC и HP-PB Precision Bus, пиковая скорость 32 MB sec. Стандартные интерфейсы серверов включают 2 x RS-232 для консоли и UPS , Centronics, Ethernet, SCSI-2 и или F W SCSI-2, многие модели - также порт удаленного управления со встроенным модемом.

Платы расширения включают F W SCSI-2, Fibre Channel, Ethernet, Token-Ring, FDDI, 100VG, 100Base-T, ATM, ISDN, X.25, SNA, мультиплексоры на различное число портов RS-232. В конструкции сервера предусмотрены 4 отсека для установки дисковых накопителей, а с помощью специальных стоек кабинетов расширения емкость дисковой памяти системы может быть доведена до 8.3 Тбайт. Основные параметры серверов HP9000 класса К представлены в таблице 3. Таблица 3. Основные характеристики серверов HP 9000 класса K МОДЕЛЬ K210 K220 K260 K420 K450 K460 ЦП Тип процессора PA7200 PA7200 PA8000 PA7200 PA8000 PA8000 Тактовая частота МГц 120 100 D210 120 180 120 160 180 Число процессоров 1-4 1-4 1-4 1-4 1-4 1-4 Пропускная способность системной шины Мб сек 960 960 960 960 960 960 Размер кэша Кб команд данных 256 256 1024 1024 1024 1024 1024 1024 1024 1024 1024 1024 ПАМЯТЬ Минимальный объем Мб 64 128 128 128 128 128 Максимальный объем Гб 2.0 2.0 2.0 3.0 4.0 4.0 ВВОД ВЫВОД Количество слотов HP-HSC 1 1 1 5 5 5 Количество слотов HP-PB 4 4 4 8 8 8 Максимальная пропускная способность подсистемы в в Мб сек 288 288 288 288 288 288 Количество отсеков для дисков Fast Wide SCSI-2 4 4 4 4 4 4 Максимальная емкость дисковой памяти Tб 3.8 3.8 3.8 8.3 8.3 8.3 Количество последовательных портов 2 2 2 2 2 2 Количество параллельных портов 1 1 1 1 1 1 Сетевые интерфейсы Ethernet Ethernet Ethernet Ethernet Ethernet Ethernet Симметричные многопроцессорные серверы HP9000 класса ТСамым мощным и расширяемым рядом корпоративных серверов компании HP на базе ОС UNIX является семейство HP9000 класса T. Это следующее поколение серверов, которое было разработано компанией вслед за HP9000 model 870. В настоящее время объявлены 12-процессорные системы Т600 на базе процессора PA-8000, поставки которых должны начаться в 1997 году. Существующие системы Т500 и Т520 допускают замену старых процессоров на процессоры PA-8000. Характерной особенностью архитектуры серверов класса Т является большая емкость кэш-памяти команд 1 Мбайт и данных 1 Мбайт у каждого процессора системы.

Серверы класса T используют 64-битовую шину с расщеплением транзакций, которая поддерживает до 14 процессоров, работающих на частоте 120 МГц. Эта шина обеспечивает в установившемся режиме пропускную способность 768 Мбайт с при пиковой производительности 960 Мбайт с. Серверы класса T могут поддерживать до 8 каналов HP-PB HP Precision Bus, работающих со скоростью 32 Мбайт с, однако в стойке основной системы поддерживается только один канал HP-PB. Для обеспечения полной конфигурации подсистемы ввода вывода необходима установка 7 стоек расширения, занимающих достаточно большую площадь.

Общая пиковая полоса пропускания подсистемы в в в полностью сконфигурированной 8-стоечной системе составляет 256 Мбайт с, что меньше полосы пропускания подсистемы в в серверов класса К. Однако максимальная емкость дисковой памяти при использовании RAID-массивов достигает 20 Тбайт. Указанная двухярусная шинная структура сервера обеспечивает оптимальный баланс между требованиями процессоров и подсистемы ввода вывода, гарантируя высокую пропускную способность системы даже при тяжелой рабочей нагрузке.

Доступ процессоров к основной памяти осуществляется посредством мощной системной шины процессор-память, поддерживающей когерентное состояние кэш-памятей всей системы.

В будущих системах планируется 4-кратное увеличение пропускной способности подсистемы ввода вывода. 4. Отказоустойчивые серверы компании Tandem Computer Inc. Надежные вычислительные машины являются ключевыми элементами для построения наиболее ответственных прикладных систем в сфере розничной торговли, финансов и телефонной коммутации.

На современном этапе развития информационных технологий подобные

– Конец работы –

Эта тема принадлежит разделу:

Архитектура серверов корпоративных баз данных

В отличие от традиционной, хорошо управляемой и безопасной среды вычислений предприятия, построенной на базе универсальной вычислительной машины… С другой стороны, расширенные средства сетевой организации делают возможным… Как правило, термины серверы рабочих групп и сетевые серверы используются взаимозаменяемо.Сервер рабочей группы может…

Если Вам нужно дополнительный материал на эту тему, или Вы не нашли то, что искали, рекомендуем воспользоваться поиском по нашей базе работ: Семейство компьютеров Alpha

Что будем делать с полученным материалом:

Если этот материал оказался полезным ля Вас, Вы можете сохранить его на свою страничку в социальных сетях:

Все темы данного раздела:

Системы управления базами данных и серверы баз данных
Системы управления базами данных и серверы баз данных. Одним из наиболее распространенных классов прикладных систем для серверов, выпускаемых большинством компаний-производителей компьютерной техни

Серверы Escala компании Bull
Серверы Escala компании Bull. Группа компаний, объединенных под общим названием Bull, является одним из крупнейших производителей информационных систем на мировом компьютерном рынке и имеет свои от

Семейство UNIX-серверов Escala
Семейство UNIX-серверов Escala. Основные характеристики серверов Escala в зависимости от применяемого конструктива даны в таблице 1. Системы семейства Escala обеспечивают подключение следующих комм

Серверы фирмы DEC
Серверы фирмы DEC. Корпорация Digital Equipment широко известна в мире и является одной из крупнейших компьютерных компаний, компьютеры которой остаются популярными уже в течение почти 40 лет начин

Хотите получать на электронную почту самые свежие новости?
Education Insider Sample
Подпишитесь на Нашу рассылку
Наша политика приватности обеспечивает 100% безопасность и анонимность Ваших E-Mail
Реклама
Соответствующий теме материал
  • Похожее
  • Популярное
  • Облако тегов
  • Здесь
  • Временно
  • Пусто
Теги