рефераты конспекты курсовые дипломные лекции шпоры

Реферат Курсовая Конспект

Регистр CR4

Регистр CR4 - раздел Компьютеры, Справочник по командам и архитектуре Pentium   0-Й Бит, Разрешение Использования Виртуального Флага Прерыван...

 

0-й бит, разрешение использования виртуального флага прерываний в режиме V8086 (VME).

1-й бит, разрешение использования виртуального флага прерываний в защищенном режиме (PVI).

2-й бит, превращение инструкции RDTSC в привилегированную (TSD).

3-й бит, разрешение точек останова по обращению к портам ввода-вывода (DE).

4-й бит, включает режим адресации с 4-мегабайтными страницами (PSE).

5-й бит, включает 36-битное физическое адресное пространство (PAE).

6-й бит, разрешение исключения MC (MCE).

7-й бит, разрешение глобальной страницы (PGE).

8-й бит, разрешает выполнение команды RDPMC (PMC).

9-й бит, разрешает команды быстрого сохранения/восстановления состояния сопроцессора (FSR).

 

Системные адресные регистры

 

GDTR – 6-байтный регистр, в котором содержится линейный адрес глобальной дескрипторной таблицы.

IDTR – 6-байтный регистр, содержащий 32-битный линейный адрес таблицы дескрипторов обработчиков прерываний.

 

LDTR – 10-байтный регистр, содержащий 16-битный селектор (индекс) для GDT и 8-байтный дескриптор.

 

TR – 10-байтный регистр, содержащий 16-битный селектор для GDT и весь 8-байтный дескриптор из GDT, описывающий TSS текущей задачи.

 

– Конец работы –

Эта тема принадлежит разделу:

Справочник по командам и архитектуре Pentium

На сайте allrefs.net читайте: "Справочник по командам и архитектуре Pentium"

Если Вам нужно дополнительный материал на эту тему, или Вы не нашли то, что искали, рекомендуем воспользоваться поиском по нашей базе работ: Регистр CR4

Что будем делать с полученным материалом:

Если этот материал оказался полезным ля Вас, Вы можете сохранить его на свою страничку в социальных сетях:

Все темы данного раздела:

Список регистров микропроцессора Pentium
  Регистры общего назначения EAX = (16+AX=(AH+AL)) EBX = (16+BX=(BH+BL)) ECX = (16+CX=(CH+CL)) EDX = (16+DX=(DH+DL)) ESI = (16+SI)

Регистры отладки
  DR0…DR3 – хранят 32-битные линейные адреса точек останова.   DR6 (равносильно DR4) – отражает состояние контрольных точек. DR7 (равносильно DR5) – уп

Команды обмена с управляющими регистрами
MOV CRn,src Загрузка управляющего регистра CRn. MOV dest,CRn Чтение управляющего регистра CRn. MOV DRn,src

Команды управления кэшированием
Внутренний кэш появился в процессоре, начиная с 486-ого. Процессоры 486 и Pentium имеют внутренний кэш первого уровня, Pentium Pro и Pentium II имеют уже и вторичный кэш. IN

Команды передачи данных
FLD src Загрузить вещественное число в ST(0) (вершину стека) из области памяти. Область памяти может быть 32-, 64-, 80-битная. FILD src

Команды сравнения данных
FCOM Сравнение вещественных чисел ST(0) и ST(1). Флаги устанавливаются, как при операции ST(0)-ST(1). FCOM src Сравнение ST(0) с опе

Арифметические команды
FADD src FADD ST(i),ST Сложение вещественных чисел. ST(0) <- ST(0)+src, src – 32- или 64-битное число ST(i)<- ST(i)+ST(0) FADDP ST(i)

Трансцендентные функции
FCOS Вычисление косинуса. ST(0)<-COS(ST(0)). Содержимое в ST(0) интерпретируется как угол в радианах. FPTAN Частичный тангенс. Со

Команды управления сопроцессором
FINIT Инициализация сопроцессора. FSTSW AX Запись слова состояния в AX. FSTSW dest Запись слова

Хотите получать на электронную почту самые свежие новости?
Education Insider Sample
Подпишитесь на Нашу рассылку
Наша политика приватности обеспечивает 100% безопасность и анонимность Ваших E-Mail
Реклама
Соответствующий теме материал
  • Похожее
  • Популярное
  • Облако тегов
  • Здесь
  • Временно
  • Пусто
Теги