Узлы комбинационного типа

 

Полусумматор производит сложение двух одноразрядных двоичных чисел. Он имеет два входа слагаемых: А, В и два выхода: суммы (Sum) и переноса (Carry). Суммирование производится элементом Исключающее ИЛИ, а перенос - элементом И. Эквивалентная схема имеет вид:

 

Таблица функционирования

Входы Выходы
А В Сумма Перенос

 

Выражения Булевой алгебры:

 

 

Полный двоичный сумматор производит сложение трех одноразрядных двоичных чисел. Результатом является двухразрядное двоичное число, младший разряд которого назван суммой, старший разряд - переносом. Устройство имеет три входа и два выхода. Входы: слагаемых - А, В и переноса -Carryin. Выходы: суммы - Sum и переноса – Саггуоut. Полный двоичный сумматор можно реализовать на двух полусумматорах и одном элементе ИЛИ.

 

Эквивалентная схема:

 

Таблица функционирования:

Входы Выходы
А В Перенос Сумма Перенос

 

В полях Mixed ICs и Digital ICs расположены микросхемы шифраторов, дешифраторов, преобразователей кодов, мультиплексоров и демультиплексоров.

Чтобы определить содержание поля, достаточно левой кнопкой мыши изъять его, (например 742хх), и раскрыть окно

Выбор конкретной микросхемы осуществляется двойным нажатием левой кнопки мыши по ее условному обозначению.

 

Дешифратор — логическое устройство, имеющее n входов и 2n выходов. Каждой комбинации входного кода соответствует активный уровень на одном из 2n выходов. Данный дешифратор имеет три входа адреса (А, В, С), два разрешающих входа (G1, G2) и 8 выходов (YO... Y7). Номер выхода, имеющего активное состояние, кодовой комбинацией адресных входов.

Активным уровнем является уровень логического нуля. Дешифратор работает, если на входе G1 высокий потенциал, а на G2 - низкий. В других случаях все выходы пассивны, то есть имеют уровень логической 1.

Таблица функционирования

Входы разрешения Адресные входы Выходы
G1 G2 A B C Y0 Y1 Y2 Y3 Y4 Y5 Y6 Y7
х х х

 

Шифратор выполняет операцию, обратную дешифратору. Строго говоря, только один из входов шифратора должен иметь активный уровень. Данный шифратор при наличии на нескольких входах активного состояния активным считает вход со старшим номером. Кроме того, выход шифратора инверсный, то есть значения разрядов двоичного числа на выходе инвертированы. Если хотя бы один из входов шифратора в активном состоянии, выход GS также будет в активном состоянии, а выход ЕО - в пассивном и наоборот. При пассивном состоянии разрешающего входа Е1 выходы GS также будут пассивными. Активным уровнем, так же, как и у дешифратора, является уровень логического нуля.

 

 

Данное устройство предназначено для управления семисегментным индикатором: четырехразрядное двоичное число на входе определяет комбинацию логических уровней на выходе дешифратора таким образом, что при подключении к нему семисегментного индикатора на его дисплее отображается символ, соответствующий числу на входе.