рефераты конспекты курсовые дипломные лекции шпоры

Реферат Курсовая Конспект

Наращивание размерности блока статического ОЗУ.

Наращивание размерности блока статического ОЗУ. - раздел Электротехника, Пороговые устройства. Триггеры Шмитта. Классификация и основные характеристики полупроводниковых ЗУ   Предположим, Что В Соответствии С Техническим Заданием Необхо...

 

Предположим, что в соответствии с техническим заданием необходимо разработать блок статического ОЗУ емкостью N*M, где N – число слов, М – разрядность слов, с быстродействием tвыб, потребляемой мощностью Рпотр и стоимостью С.

Процесс построения будет повторять все этапы синтеза блока ПЗУ, касающиеся выбора ИМС, определения формата блока (Кстрок * Ккол), разрядности регистра адреса, построения дешифратора адреса, подключения управляющих входов CS к выходам дешифратора адреса. Кроме того, добавляются следующие особенности.

1. Если используется БИС ОЗУ с матричной организацией и раздельными входами DI и выходами DO, то входы DI объединяются по столбцам в один информационный вход блока, выходы D0 также объединяются по столбцам в один информационный выход блока.

Если используется БИС со словарной организацией, то одноименные входы-выходы объединяются по столбцам и подключаются к соответствующим входам-выходам проектируемого блока ОЗУ.

2. Входы всех микросхем объединяются в один общий вход записи/чтения блока.

3. Одним из возможных вариантов подключения входов OE является их объединение в один общий вход разрешения выходов блока ОЗУ.

4. Наличие нескольких входов CS следует использовать для упрощения дешифратора адреса.

 

Пример: разработать блок статического ОЗУ емкостью 64Кх16 – разрядных слов с заданными tвыб, Рпотр, С и т.д.

 

· Предположим, что по большинству параметров нас устраивает микросхема КР537РУ16. n=8К, N=64К, m=8, M=16.

· Определяем количество колонок и строк в проектируемом блоке статического ОЗУ:

 

Для построения блока памяти потребуется 16 микросхем.

· Определяем разрядность адреса (число линий адреса) Na=log264К=16. Первая группа адресных входов состоит из na=13 линий, вторая группа адресных ходов состоит из 16-13=3 адресных линий, т.е. для построения блока статического ОЗУ потребуется дешифратор адреса DCA размерностью 3х8.

Сделав эти простые вычисления, можно приступить к построению схемы.

 

 

 

Рассмотрим назначение элементов схемы. Формирователи DD1, DD2 обеспечивают развязку наиболее нагруженных линий связи источника адреса и управляющих сигналов с блоком ОЗУ. Дешифратор адреса DD3 необходим для управления построчной выборкой микросхем ОЗУ в блоке. Элемент «И» (DD4.1) разрешает работу дешифратора при наличии обращения к блоку ОЗУ для записи или чтения информации. Позиции DD5…DD20 представлены микросхемами статического ОЗУ. Данные считываются или записываются с шины данных D0…D15.

 

– Конец работы –

Эта тема принадлежит разделу:

Пороговые устройства. Триггеры Шмитта. Классификация и основные характеристики полупроводниковых ЗУ

Комплексная цель третьего модуля... Познакомиться с основами структурной и функциональной организации буферных... Пороговые устройства Триггеры Шмитта...

Если Вам нужно дополнительный материал на эту тему, или Вы не нашли то, что искали, рекомендуем воспользоваться поиском по нашей базе работ: Наращивание размерности блока статического ОЗУ.

Что будем делать с полученным материалом:

Если этот материал оказался полезным ля Вас, Вы можете сохранить его на свою страничку в социальных сетях:

Все темы данного раздела:

Буферные элементы
Буферные элементы служат для буферирования шин и управляющих сигналов, формирования сигналов (улучшения фронтов), усиления по току, включения или выключения третьего состояния. В основном эти элеме

Формирование импульсов
  Устройства, формирующие короткие импульсы по фронтам входного сигнала, называют формирователями импульсов. Сформированные таким образом сигналы можно использовать для установки в но

Генераторы прямоугольных импульсов.
Генераторы предназначены для формирования последовательности электрических импульсов с целью синхронизации работы устройств. В общем случае импульсы могут быть различной формы, но в цифровой техник

Запоминающие устройства
Запоминающие устройства (ЗУ) предназначены для приема, хранения и выдачи цифровой информации, представленной двоичными кодами. ЗУ могут использоваться для хранения программ, подпрограмм, исходных,

Типы ЗУ и их назначение
  По своему назначению ЗУ делятся на четыре основных типа: - СОЗУ – сверхоперативное ЗУ; - ОЗУ – оперативное ЗУ; - ПЗУ – постоянное ЗУ; - ВЗУ – вне

Постоянные запоминающие устройства
  Внутреннюю структуру большинства схем однократно программируемых ПЗУ можно пояснить на примере микросхемы К556РТ7:       Входные у

Наращивание размерности блока постоянной памяти
  Предположим, что в соответствии с техническим заданием необходимо разработать блок постоянной памяти емкостью N*M, где N – число слов, М – разрядность, с быстродействием tвыб

Статические оперативные запоминающие устройства
  Элементом памяти статических ОЗУ является триггер на биполярных или МДП транзисторах. Статические ОЗУ энергозависимы и могут иметь матричную или словарную организацию. В случае слов

Динамические оперативные запоминающие устройства
  Динамические ОЗУ (ДОЗУ) могут иметь словарную или матричную организацию, но чаще имеют матричную. В качестве элемента памяти используется конденсатор внутри МДП – структуры. Наличие

Часть 1
  При выполнении заданий А1 – А10 в бланке ответов под номером выполняемого задания поставьте знак "´" в клеточке, номер которой соответствуе

Хотите получать на электронную почту самые свежие новости?
Education Insider Sample
Подпишитесь на Нашу рассылку
Наша политика приватности обеспечивает 100% безопасность и анонимность Ваших E-Mail
Реклама
Соответствующий теме материал
  • Похожее
  • Популярное
  • Облако тегов
  • Здесь
  • Временно
  • Пусто
Теги