рефераты конспекты курсовые дипломные лекции шпоры

Реферат Курсовая Конспект

Техническое описание принципиальной электрической схемы РОН

Техническое описание принципиальной электрической схемы РОН - Курсовой Проект, раздел Связь, Процессор для ограниченного набора команд Техническое Описание Принципиальной Электрической Схемы Рон. Принципиальная С...

Техническое описание принципиальной электрической схемы РОН. Принципиальная схема определяет полный состав элементов и связей между ними и дает детальное представление о принципе работы РОН. Принципиальная схема построена на основе функциональной электрической схемы.

Микросхемы DD11-DD14, DD21-DD24, DD32-DD35, DD42-DD45, DD58-DD60, DD68-DD71, DD86-DD89, DD95-DD98 представляют собой регистры 1533ИР34 по два в корпусе.

На их основе построены 8 32-х разрядных регистров общего назначения.

Каждая из микросхем имеет вход обнуления, вход разрешения записи и вход разрешения выдачи на который всегда подан управляющий низкий уровень. Микросхема DD1 представляет собой дешифратор КР531ИД7 с помощью которого выбирается один из РОН, а так как он имеет инверсные выходы, то к нему подключены инверторы - микросхемы DD2 и DD3, по шесть инверторов в одном корпусе причем в DD3 используются только два. С помощью микросхем DD25 и DD78 происходит управление записью в РОН. Эти микросхемы являются логическими элементами И на три входа по три в корпусе, причем в DD78 используются только два. Записывается информация в РОН только по ШД0. Вывод информации на шины ШД0 и ШД1 осуществляется с помощью мультиплексоров К531КП7. На ШД0 данные выводятся с помощью микросхем DD5-DD7, DD15-DD17, DD26-DD28, DD36-DD38, DD46-DD48, DD52-DD54, DD62-DD64, DD72-DD74, DD79-DD81, DD90-DD92, DD99-DD100. На ШД1 данные выводятся с помощью микросхем DD8-DD10, DD18-DD20, DD29-DD31, DD39-DD41, DD49-DD51, DD55-DD57, DD65-DD67, DD75-DD77, DD82-DD85, DD93-DD94, DD101-DD102. Инверсный выход данных микросхем не используется.

Схема питается напряжением 5В, которое подается на 14 выводы микросхем DD2-DD4, DD25, DD78, на 16 вывод микросхем DD1, DD5-DD10, DD15-DD20, DD26-DD31, DD36-DD41, DD46-DD57, DD62-DD67, DD72-DD77, DD79-DD85, DD90-DD94, DD99-DD102 и на 24 вывод микросхем DD11-DD14, DD21-DD24, DD32-DD35, DD42-DD45, DD58-DD61, DD68-DD71, DD86-DD89, DD95-DD98. Общий провод для микросхем DD2-DD4, DD25, DD78 является7, 8 вывод микросхем DD1, DD5-DD10, DD15-DD20, DD26-DD31, DD36-DD41, DD46-DD57, DD62-DD67, DD72-DD77, DD79-DD85, DD90-DD94, DD99-DD102 и 12 вывод микросхем DD11-DD14, DD21-DD24, DD32-DD35, DD42-DD45, DD58-DD61, DD68-DD71, DD86-DD89, DD95-DD98. Первоначально все регистры устанавливаются в нулевое состояние.

Данные выставленные на ШД0 для записи в регистры ждут появления не только прихода синхроимпульса, но и прихода сигнала РЕ, а также прихода сигнала от дешифратора выбора определенного регистра.

Для вывода данных на ШД0 мультиплексоры, работающие с этой шиной ждут управления адресными входами, для выбора определенного регистра, а также управляющего сигнала на вход, разрешающего вывод информации на шину данных.

Аналогичным образом происходит выдача на ШД1. На принципиальной схеме присутствуют конденсаторы, предназначенные для подавления помех по цепи питания.

Эффективным средством защиты интегральных схем от помех по цепи питания является включение конденсаторов развязки между шинами питания и общей. Обычно конденсаторы развязки устанавливаются отдельно для блокирования низкочастотных и высокочастотных помех. Низкочастотные помехи, проникающие в систему по цепи питания, должны блокироваться с помощью электролитического конденсатора C1-С10 емкостью 1мкФ. Взят конденсатор К50-6-120. Для исключения высокочастотных помех развязывающие емкости взяты номиналом 0,015мкФ на одну микросхему.

Следовательно для нашего случая взяты десять емкостей С11 - С20. Взят конденсатор КМ-5-Н90-0,01520. Для данной схемы приведен перечень элементов. 4.4

– Конец работы –

Эта тема принадлежит разделу:

Процессор для ограниченного набора команд

Если операция выполняется в АЛУ 2 разряд0 использование RX при сложении, вычитании и умножении. 2 разряд1 использование RS при логических… Если операции выполняются вне АЛУ 2 разряд0 формат RS при записи и загрузке. 2… Вычислительный процесс разбивается на шаги, каждый шаг изображается в виде блока, а весь вычислительный процесс в виде…

Если Вам нужно дополнительный материал на эту тему, или Вы не нашли то, что искали, рекомендуем воспользоваться поиском по нашей базе работ: Техническое описание принципиальной электрической схемы РОН

Что будем делать с полученным материалом:

Если этот материал оказался полезным ля Вас, Вы можете сохранить его на свою страничку в социальных сетях:

Все темы данного раздела:

Выбор и обоснование алгоритма
Выбор и обоснование алгоритма. Для удобства проектирования вычислительного устройства необходимо разработать алгоритм. Вычислительный процесс разбивается на шаги, каждый шаг изображается в в

Техническое описание алгоритма
Техническое описание алгоритма. При начале функционирования процессора производится установка в нулевое состояние счетчика стека дно стека, установка счетчика команд в начальное состояние равное 16

Структурная электрическая схема центральной части ЭВМ
Структурная электрическая схема центральной части ЭВМ. Выбор и обоснование структурной электрической схемы Для построения схем других типов, а также для общего ознакомления с изделием необходима ст

Функциональная электрическая схема процессора
Функциональная электрическая схема процессора. Выбор и обоснование функциональной электрической схемы Функциональная схема поясняет процессы, происходящие в проектируемом процессоре. На данн

Техническое описание функциональной электрической схемы - операционная часть
Техническое описание функциональной электрической схемы - операционная часть. При поступлении данных на ШД RGbuf записывает и накапливает 32 разряда и выдает на ШД0, Эта команда поступает на RGK, К

Техническое описание функциональной электрической схемы - управляющая часть
Техническое описание функциональной электрической схемы - управляющая часть. Оба устройства управления выполнены по схеме с регулярной адресацией. В этой схеме при разветвлении процесса, один адрес

Выбор и обоснование элементной базы
Выбор и обоснование элементной базы. Выбор элементной базы производится исходя из задания на разработку, то есть исходя из основного назначения и критерия на проектирование. Для конкретного

Используемые цифровые микросхемы и их параметры
Используемые цифровые микросхемы и их параметры. ИР34 - два четырехразрядных буферных регистра с третьем Z - состоянием. Каждый из регистров имеет четыре входа и четыре выхода, вход сброса R

Техническое описание принципиальной электрической схемы ИАЛУ
Техническое описание принципиальной электрической схемы ИАЛУ. Принципиальная схема определяет полный состав элементов и связей между ними и дает детальное представление о принципе работы ИАЛУ. Прин

Проверочный нагрузочный расчет для ИАЛУ
Проверочный нагрузочный расчет для ИАЛУ. Допустимый выходной токИС нагрузкиРеальный ток нагрузкиI0вх, мАI1вх, мА1533ИР34 I0вых, мА 4 I1вых, мА0,4КР531КП11-210,05 1533ИР34 I0вых, мА 4 I1вых, мА0,4КР

Хотите получать на электронную почту самые свежие новости?
Education Insider Sample
Подпишитесь на Нашу рассылку
Наша политика приватности обеспечивает 100% безопасность и анонимность Ваших E-Mail
Реклама
Соответствующий теме материал
  • Похожее
  • Популярное
  • Облако тегов
  • Здесь
  • Временно
  • Пусто
Теги