Описание электрической принципиальной схемы процессорного блока

Описание электрической принципиальной схемы процессорного блока. Через разъем X1 в схему блока измерителя подается напряжение питания, питающее микросхемы и операционные усилители.

Генератор DD2 предназначен для тактирования микропроцессора частотой 50МГц. Счетчик DD4 предназначен для деления опорной частоты на 4 для формирования сигнала тактирования ЦАП и АЦП. Микросхема DD1 предназначена для формирования сигнала сброса микропроцессора. Микросхема декодера DD7 предназначена для формирования из 3х линий старших адресов A19, A20, A21 сигналов выбора микросхемы памяти, УСАПП, записи в регистр, записи кода усиления в логарифмические ЦАП. Разъем X2 используется для подключения провода интерфейса RS232. С разъема сигнал поступает на преобразователь уровней DD10 для преобразования уровней интерфейса RS232 (+12В 12В) в уровни ТТЛ (0В +5В). После преобразования уровня напряжений сигал поступает на микросхему УСАПП DD9. УСАПП осуществляет преобразование последовательного кода интерфейса RS232 в параллельный код. При поступлении на УСАПП очередного байта от ПЭВМ данная микросхема вырабатывает сигнал прерывания.

На процессоре входы прерываний являются инверсными поэтому сигнал прерывания от УСАПП подключается к входу прерываний процессора через инвертор DD5. Для тактирования УСАПП используется кварцевый резонатор ZQ1 включенный вместе с конденсаторами С1 и С2. Микропроцессор DD3 является ядром системы.

Он работает по программе записанной в ПЗУ DD6. Для хранения промежуточных данных и т.п. используется микросхема ОЗУ DD8. 1.4