Технічна реалізація модуля.

Модуль формування й обробки сигналів реалізований на основі пристроїв програмувальної логіки фірм Xіlіnx, Altera і сигнальних процесорів фірми Analog Devіces. Основні технічні характеристики модуля визначаються ресурсами ПЛІС ХС4010 ( Xіlіnx) і продуктивністю сигнального процесора ADSP2171 (Analog Devіces), що реалізує алгоритми формування й обробки сигналів.

Основні характеристики модуля ПФОС приведені в таблиці:

Тип процесора ADSP 2171
Продуктивність 30 Mіps(умн.-накопл.)
Обсяг зовнішньої програмної пам'яті -PROG RAM: 14 К х24
Обсяг зовнішньої пам'яті даних-DATA RAM: 64 К х 16
Обсяг зовнішньої завантажувальної пам'яті - ВООТ FLASH: 128К х 8
Тип ПЛІС XC4010e
Тип ПЛІС ЕРХ880
Аналоговий інформаційний канал вводу (АЦП) AD9058 2 канали 8 біт 40МГЦ
Аналоговий інформаційний канал виводу (ЦАП) DAC08 8 біт 10МГЦ
Порти керування режимами роботи (КДРР) 2х 16 біт
Цифрові інформаційні канали вводу/виводу (DІOB) 2х 8 біт
Спеціалізована паралельна магістраль (XD) 3х16 біт
Шина керування і синхронізації 8 біт

 

До основних достоїнств розробки можна віднести:

· збільшений динамічний діапазон обробки сигналів;

· малі габарити, стабільність параметрів, економічність і надійність;

· істотно знижене енергоспоживання;

· високу продуктивність і універсальність, обумовлену застосуванням ПЛІС і сигнальних процесорів;

· широкі можливості удосконалювання архітектури і модифікації алгоритмів обробки.