Синхронный -триггер с динамическим управлением записью

Среди триггеров с динамическим управлением широкое распространение получила так называемая трех триггерная схема. Схема строится на основе синхронного RS-триггера (элементы 2, 3, 5, 6) со статическим управлением записью. Она реагирует на входные сигналы

 

в течение всей длительности сигнала С=1. Чтобы она реагировала на входной сигнал только при переходе С из 0 в 1, необходимо запомнить сигнал, существовавший на входах S, R до прихода С=1. Для этого добавляют элементы 1, 4 и строят RS-триггеры на элементах 1, 2 и 3, 4. Так и получается трех триггерная схема.

При С=0 триггер находится в режиме хранения статического состояния. Входные информационные сигналы не воздействует на выходной триггер 5,6, поскольку на выходах элементов 2, 3 логическая единица независимо от величин входных сигналов. Элементы 1 и 4 при С=0 фактически выполняют функцию инверторов. Если и , то на выходах элементов 1 и 4 нули, если хотя бы один из входов или равен нулю, то на выходе соответствующего элемента 1 или 4 логическая единица.

Если один из сигналов или равен нулю, то при переходе синхронизирующего сигнала из «0» в «1» (С=0ä1) на входе одного из элементов 2 или 3 произойдет совпадение единиц, которое сформирует на его выходе нулевой сигнал. Этот сигнал установит выходной триггер на элементах 5, 6 в соответствующее состояние, кроме того, зафиксирует единицу на выходе того из элементов 1 или 4, который сформировал сигнал установки. В дальнейшем схема становится нечувствительной к изменению сигнала со стороны этого входа ( или ). Однако, остается возможность влияния со стороны второго информационного входа пока С=1, то есть триггер 5, 6 может получить сразу два нулевых сигнала, что противоречило бы логике его функционирования. Чтобы исключить возможность такого влияния, дополнительно вводят связи, отмеченные пунктирными линиями.

В результате получается окончательная схема, в которой сигнал с выходов элементов 2, 3 одновременно выполняет три функции:

 

· установка выходного триггера;

· запоминание сигнала установки выходного триггера, сформированного в момент перехода синхронизирующего сигнала из «0» в «1»;

· блокировка возможности влияния на выходной триггер со стороны второго информационного входа.

 

Примечание: если до прихода единичного значения тактового сигнала (С=1) на информационных входах одновременно = =0, то произойдет ошибочное срабатывание. Устранить этот недостаток можно за счет некоторого усложнения схемы, можно также считать недопустимой комбинацию < >=00. На практике полученный вариант схемы чаще применяется при построении D и T – триггеров, в которых указанная комбинация сигналов уже просто не встречается.