рефераты конспекты курсовые дипломные лекции шпоры

Реферат Курсовая Конспект

Процедуры программирования ПЛМ

Процедуры программирования ПЛМ - раздел Транспорт, ТЕОРИЯ ЦИФРОВЫХ АВТОМАТОВ Физическим Принципом Программирования Плм Является Пережигание (Испарение) Вы...

Физическим принципом программирования ПЛМ является пережигание (испарение) выбранных перемычек.

В процессе эксплуатации ПЛМ могут возникнуть следующие задачи:

- начальное программирование «чистой» ПЛМ;

- повторное программирование (редактирование) ПЛМ.

Выполнение этих задач основано на использовании ряда простейших процедур (примитивов) программирования ПЛМ:

- прожиг связей матрицы И;

- контроль связей матрицы ИЛИ;

- прожиг связей матрицы И;

- контроль связей матрицы ИЛИ;

- прожиг связей слоя НЕ;

- контроль связей слоя НЕ.

Для реализации процедур прожига и контроля в состав ПЛМ введён ряд дополнительных элементов, изображённых на структурной схеме рис.20.

Рис.20. Структурная схема ПЛМ

 

Программирующий дешифратор и адресные формирователи АФ работают только в режимах программирования и контроля. Адресные формирователи управляют дешифратором, определяя адрес выбранной конъюнкции Pi . Формирователь АФ1 используется при работе с матрицей И, АФ2 - при программировании матрицы ИЛИ. В состав АФ и программирующего дешифратора входят также схемы обеспечивающие их включение и выключение в зависимости от режима работы. Эти пороговые схемы управляются напряжениями на входах Ucc , FE и CE микросхемы.

Начальное состояние напряжений на внешних выводах микросхемы:

- GND = 0В;

- Ucc = U0;

- FE = U0;

- CE = U1;

- A15...A0 = U1;

- F7...F0 = 5 В через 10 кОм.

U0 и U1 - стандартные уровни Транзисторно-Транзисторной Логики (ТТЛ) для напряжений «лог.0» и «лог.1» соответственно.

Программирование и контроль матрицы И. Режим реализуется при напряжении питания Ucc = 5В и отключенных выходных каскадах (CE = 0В). Если CE=10В, то открывается АФ1 и программирующий дешифратор выбирает сборку И, указанную кодом F5...F0. Для удаления требуемой плавкой перемычки необходимо закрыть все выходы входных усилителей (прямые и инверсные), кроме программируемого. Для этого на входы всех усилителей, кроме одного, подаётся напряжение 10В. На вход выбранного усилителя подаётся напряжение U1, если требуется пережечь перемычку и U0, если am. Импульс программирующего тока формируется при подаче на вход FE напряжения 17В.

В режиме контроля FE = 0В; при этом ток источника питания втекает через матрицу И при наличии проверяемой перемычки или чрез матрицу ИЛИ при её отсутствии. Схема контроля матрицы И, связанная с выходом F7, фиксирует наличие или отсутствие тока в матрице ИЛИ.

Программирование и контроль матрицы ИЛИ. Режим осуществляется при напряжении питания Ucc = 8,75В, которое разрешает работу АФ2. На входы А5...А0 подаётся код, соответствующий номеру выбранного конъюнктора. На выход функции, из которой исключается выбранная конъюнкция, - напряжение 10В. Импульс программирующего тока, протекающий по адресованной таким способом перемычке, формируется при подаче на программирующий вход FE напряжения 17В, а на вход CE - 10В. Контроль записанной в матрицу ИЛИ информации выполняется аналогично, только при напряжении на входах FE и CE, равном U0. О наличии или отсутствии проверяемой перемычки судят по уровню сигнала на выходе микросхемы.

Программирование и контроль слоя НЕ. Пережигание перемычки gj происходит при подаче на выход Fj напряжения 17В. При этом срабатывает схема программирования перемычки в выходном каскаде и через прожигаемую перемычку проходит разрушающий её ток. При контроле состояния перемычки на схему подаётся повышенное напряжение питания Ucc = 8,75В, а на адресные входы А5...А0 код 111 1112 в ТТЛ-уровнях. При этом ни одна из 48 конъюнкций не выбирается и , следовательно, ток в матрицу ИЛИ не поступает. По состоянию выхода Fj можно судить о целостности перемычки gj .

 

– Конец работы –

Эта тема принадлежит разделу:

ТЕОРИЯ ЦИФРОВЫХ АВТОМАТОВ

ЮЖНО УРАЛЬСКИЙ ГОСУДАРСТВЕННЫЙ УНИВЕРСИТЕТ...

Если Вам нужно дополнительный материал на эту тему, или Вы не нашли то, что искали, рекомендуем воспользоваться поиском по нашей базе работ: Процедуры программирования ПЛМ

Что будем делать с полученным материалом:

Если этот материал оказался полезным ля Вас, Вы можете сохранить его на свою страничку в социальных сетях:

Все темы данного раздела:

Базис И, ИЛИ, НЕ. Свойства элементарных функций алгебры логики
  Пусть x - некоторая логическая переменная. Тогда: 1. , что означает возможность исключения из логического вы

Табличное описание булевых функций
  Вследствие конечности множества наборов заданного количества логических переменных, простейшим и самым естественным способом описания ФАЛ является табличный. Пример описания трёх ФА

Аналитическое описание булевых функций
На примерах описания ФАЛ, приведенных в таблице 3, видно, что конституента 1 может быть описана в виде элементарной конъюнкции переменных:

Геометрическое представление булевых функций
  В геометрическом представлении ФАЛ значения входных переменных n - местного набора интерпретируются как координаты в n - мерной декартовой системе координат. Координат

Минимизация с помощью минимизирующих карт
  Как было отмечено выше, одним из способов представления ФАЛ от небольшого числа переменных (обычно не больше 5) являются диаграммы Карно или Вейча, которые строятся на развёртках мн

Минимизация функций алгебры логики по методу Квайна
  При минимизации по методу Квайна в базисе И, ИЛИ, НЕ исходная ФАЛ задаётся в СДНФ. Целью минимизации является нахождение всех первичных импликант и выбор некоторых из них для

По методу Квайна - Мак-Класки
  Недостаток метода Квайна - необходимость исчерпывающего попарного сравнения или сопоставления всех минтермов на этапе нахождения первичных импликант. С ростом числа минтермов увелич

Логические элементы И и И-НЕ
(Позитивная логика) Схема логического элемента И, построенного на полупроводниковых диодах и резисторе, приведена на рис.10а).

Логические элементы ИЛИ, ИЛИ-НЕ
  Схема логического элемента ИЛИ, построенного на полупроводниковых диодах и резисторе, приведена на рис.12а).

Программируемые логические матрицы (ПЛМ)
  Программируемая логическая матрица [2] представляет собой функциональный блок, созданный на базе интегральной полупроводниковой технологии и предназначенный для реализации логически

Определение абстрактного цифрового автомата
Обобщённая структура системы обработки цифровой информации, приведённая на рис.1, соответствует описанию абстрактного цифрового автомата. Для целей технического проектирования в каноническую структ

Методы описания цифровых автоматов
  Чтобы задать цифровой автомат S, необходимо описать все элементы множества S = { A, X ,Y, d, l, a1}, то есть входной и выходной алфавиты и алфавит состояний, а также функ

Синхронные и асинхронные цифровые автоматы
Состояние as автомата S называется устойчивым состоянием, если для любого входа zfÎX, такого, что d(am, zf) = as, имеет место d(as

Цифровых автоматов Мили и Мура
Абстрактный цифровой автомат работает как преобразователь слов входного алфавита в слово в выходном алфавите [5]. Рассмотрим это положение, взяв в качестве примера автомат Мили S1.

Минимизация абстрактного автомата Мили
  Для табличного описания процедура минимизации цифровых автоматов алгоритмизирована и выполняется в несколько шагов.   Шаг 1 Распространение неопределённости т

Минимизация абстрактного автомата Мура
Минимизация автоматов Мура основана на тех же принципах, что и минимизация автоматов Мили. Для табличного описания эта процедура алгоритмизирована и состоит из трёх шагов.  

Элементарные автоматы памяти
  Комбинационная схема с обратными связями, имеющая два устойчивых состояния и предназначенная для хранения одного бита информации, называется элементарным автоматом или триггером. Со

Синхронизация в цифровых автоматах
  Смена состояний в синхронизированных автоматах происходит в определённые моменты времени, задаваемые по цепям синхронизации внешним тактовым генератором. Изменение состояний в реаль

Структурный синтез цифрового автомата по графу
  Табличный и графический способы задания автоматов эквивалентны, поэтому граф автомата содержит всю необходимую информацию о функциях выходов и функциях переходов. На граф кодированн

Декомпозиция устройств обработки цифровой информации
  В любом устройстве или системе обработки цифровой информации можно выделить два существенно различающихся блока (рис.63): - операционный блок (или операционный автомат);

Управляющие автоматы
Любая команда, операция или процедура, выполняемая в операционном блоке, описывается некоторой микропрограммой и реализуется за несколько тактов, в каждом из которых выполняется шаг микропрограммы

Принцип действия управляющего автомата с хранимой в памяти логикой и микропрограммное управление
  Хранимая в памяти микропрограмма должна содержать информацию о функциях переходов и выходов управляющего микропрограммного автомата. Рассматривая управляющий автомат (УА) в терминах

Горизонтальное микропрограммирование
  При горизонтальном микропрограммировании каждому биту операционной части микрокоманды ставится в соответствие определённый управляющий функциональный сигнал, то есть определённая ми

Вертикальное микропрограммирование
  При вертикальном микропрограммировании микрооперация определяется не состоянием одного из бит микрокоманды, а двоичным кодом, содержащимся в операционной части микрокоманды (

Горизонтально - вертикальное микропрограммирование
  В этом случае подмножества VL представляются горизонтальным способом , а микрооперации внутри каждого из подмножеств - вертикальным способом (рис.66). Для каждого подмнож

Граф - схемы микропрограммных автоматов
  Для описания микропрограмм необходимо знать и задавать последовательности микрокоманд и функции перехода, определяющие порядок выполнения микрокоманд. Для описание микропрограмм обы

Синтез микропрограммного автомата Мили
  Конечный автомат, реализующий микропрограмму работы дискретного устройства, называется микропрограммным автоматом. Синтез микропрограммного автомата Мили по граф - схеме ал

Синтез микропрограммного автомата Мура
Синтез автомата Мура по граф - схеме алгоритма также состоит из двух этапов: - получение отмеченной ГСА; - построение графа автомата. На первом из этих этапов начальная,

Минимизация микропрограммных автоматов
  Изложенный ранее метод минимизации абстрактных автоматов применяется и для минимизации полностью определённых микропрограммных автоматов. Если два состояния автоматы Мили с

Хотите получать на электронную почту самые свежие новости?
Education Insider Sample
Подпишитесь на Нашу рассылку
Наша политика приватности обеспечивает 100% безопасность и анонимность Ваших E-Mail
Реклама
Соответствующий теме материал
  • Похожее
  • Популярное
  • Облако тегов
  • Здесь
  • Временно
  • Пусто
Теги