Matrix RAID;

- 12 устройств USB 2.0;

- MAC-контроллер Gigabit Ethernet;

- поддержка Intel Turbo Memori;

- High Defenition Audi

- обвязка низкоскоростной, старой периферии.

 

 

 

Северный мост 975X:

 

поддержка процессоров Intel Pentium 4, Pentium 4 Extreme Edition, Pentium D, Pentium Extreme Edition, Core 2 Duo и Core 2 Extreme с частотой системной шины 800/1066 МГц;

двухканальный контроллер памяти DDR2-533/667 с поддержкой до 4 модулей DIMM суммарным объемом до 8 ГБ (возможно применение модулей с и без ECC);

графический интерфейс PCIEx16 или 2 графических интерфейса PCIEx8

первые четырехъядерные процессоры должны официально заработать только в платах на базе i975X.

 

 

Процессоры на базе Nehalem, имеющие 4 физических ядра с технологией SMT (Simultaneous Multi-Threading — это хорошо известная нам технология Hyper-Threading, присутствовавшая у процессоров Pentium 4), что обеспечивает 8 виртуальных ядер. Такое ядро, производимое по 45-нанометровому техпроцессу, носит название Bloomfield. Помимо естественной перестройки процессорной микроархитектуры (изменения в иерархии кэш-памяти, SMT, новые процессорные инструкции и пр.), анонсированные модели отличает также интегрированный контроллер памяти — теперь он переехал из чипсета поближе к основному потребителю. В вышедшем ранее прочих ядре Bloomfield контроллер памяти трехканальный, рассчитанный на DDR3-1066.

Bloomfield использует для связи с чипсет новую шину QPI, разработанную Intel для связи процессоров (сокетов) между собой — функционально это приблизительный аналог шины HyperTransport, широко применяемой в решениях AMD.

Естественно, что для поддержки всех новых процессоров потребуются новые чипсеты (так как прежние соединялись с процессором по шине FSB).

 

 

СЕВЕРНЫЙ МОСТ – ЧИПСЕТ X58

• поддержка новых процессоров (представленных на момент анонса статьи семействами Core i7 и Core i7 Extreme Edition), основанных на микроархитектуре Nehalem, при подключении к этим процессорам по шине QPI;

• 2 графических интерфейса PCI Express 2.0 x16, с возможностью разбить каждый на два графических интерфейса с половинной скоростью или даже на четыре с четвертной скоростью;

• дополнительный интерфейс PCI Express 2.0 x4, с возможностью разбить его на два интерфейса с половинной скоростью;

• шина DMI (с пропускной способностью ~2 ГБ/с) до южного моста ICH10/R.

 

ЮЖНЫЙ МОСТ – ЧИПСЕТ ICH10

• до 6 портов PCIEx1 (PCI-E 1.1);

• до 4 слотов PCI;

• 6 портов Serial ATA II на 6 устройств SATA300 (SATA-II, второе поколение стандарта), с поддержкой режима AHCI и функций вроде NCQ (у ICH10 работоспособность этого режима гарантирована только под Windows Vista), с возможностью индивидуального отключения, с поддержкой eSATA и разветвителей портов;

• возможность организации RAID-массива (только для ICH10R) уровней 0, 1, 0+1 (10) и 5 с функцией Matrix RAID (один набор дисков может использоваться сразу в нескольких режимах RAID — например, на двух дисках можно организовать RAID 0 и RAID 1, под каждый массив будет выделена своя часть диска);

• 12 устройств USB 2.0 (на двух хост-контроллерах EHCI) с возможностью индивидуального отключения;

• MAC-контроллер Gigabit Ethernet и специальный интерфейс (LCI/GLCI) для подключения PHY-контроллера (i82567 для реализации Gigabit Ethernet, i82562 для реализации Fast Ethernet);

• поддержка Intel Turbo Memory(только для ICH10R);

• High Definition Audio (7.1);

• обвязка для низкоскоростной и устаревшей периферии, прочее

 

Чипсет Intel P55 для новой платформы Socket 1156

• Для поддержки процессоров с новым сокетом требуются новые чипсеты, и P55 является первым из них.

• Не должен вызывать удивления тот факт, что архитектура чипсета значительно изменилась со времен хотя бы серии Intel 4x. Сначала в процессор (ядро Bloomfield) переехал контроллер памяти, а теперь туда же переместился и контроллер графического интерфейса. Вполне естественно, что P55 при этом отказался от северного моста, который бы иначе оставался просто лишним звеном в цепочке, и теперь чипсет фактически представляет собой прежний (немного улучшенный) южный мост. По-видимому, Intel показалось несолидным сведение чипсета к южному мосту, так что вместо напрашивающейся традиционной аббревиатуры ICH (I/O Controller Hub) мост P55 носит название PCH — Platform Controller Hub.