рефераты конспекты курсовые дипломные лекции шпоры

Реферат Курсовая Конспект

Техническое описание принципиальной электрической схемы ИАЛУ

Техническое описание принципиальной электрической схемы ИАЛУ - Курсовой Проект, раздел Связь, Процессор для ограниченного набора команд Техническое Описание Принципиальной Электрической Схемы Иалу. Принципиальная ...

Техническое описание принципиальной электрической схемы ИАЛУ. Принципиальная схема определяет полный состав элементов и связей между ними и дает детальное представление о принципе работы ИАЛУ. Принципиальная схема построена на основе функциональной электрической схемы.

Микросхемы DD1-DD6, представляют собой регистры 1533ИР34 по два в корпусе. На их основе построены 2 24-х разрядных регистров ИАЛУ для приема и хранения модификаторов для вычисления исполнительного адреса. Каждая из микросхем имеет вход обнуления, вход разрешения записи и вход разрешения выдачи на который всегда подан управляющий низкий уровень. Микросхемы DD1-DD32, DD38-DD40 представляет собой сумматоры 533ИМ6 для суммирования модификаторов исполнительного адреса.

Перенос входящий в младший разряд всегда равен нулю. Для вылавливания переполнения на выходе сумматора, то есть перенос выходящий из старшего разряда записывается в триггер флагов DD44.1, который в свою очередь вырабатывает соответствующий осведомительный сигнал. Триггер построен на основе микросхемы К531ТМ2П два триггера в корпусе. Второй триггер используется для вылавливания переполнения счетчика. Счетчики 1533ИЕ7 DD53-DD55,DD60-DD62 выполняют роль регистра и счетчика при необходимости.

Вычисленный адрес передается на ША на секцию разъема Х1.4 или обратно возвращается на сумматор через дешифратор-демультиплексор КР531ИД14 два дешифратора в одном корпусе DD45-DD52, DD56-DD59. Для выбора направления передачи используется вход А0, А1 незадействованный вход, всегда подключен к нулевому потенциалу. Информация подается на входы. Мультиплексоры DD7-DD9, DD13-DD15, DD20-DD22, DD26-DD28 построенные на микросхемах КР531КП2 два мультиплексора в одном корпусе, имеющие общие адресные входы, входы разрешения выдачи данных всегда активны - низким потенциалом пропускают на сумматор вход А содержимое регистра DD-DD2, DD5 или значение пришедшее со счетчика или данные пришедшие из вне ИАЛУ с разъема Х1.9 Мультиплексоры DD10-DD12, DD16-DD18 построены на микросхемах КР531КР11 пропускают на сумматор вход В значения регистра DD3-DD4, DD6 или данные пришедшие из вне с разъема Х1.9, управляются адресным входом S, вход разрешения выдачи всегда активен. Мультиплексоры DD23-DD25, DD29-DD31, DD35-DD37, DD41-DD43 построенные на микросхемах КР531КП2 два мультиплексора в одном корпусе, имеющие общие адресные входы, входы разрешения выдачи данных всегда активны - низким потенциалом пропускают на счетчик данные из сумматора или из вне ИАЛУ с разъема Х1.9 или так же из вне ИАЛУ из секции разъема Х1.2. Схема питается напряжением 5В, которое подается на 14 вывод микросхемы DD44, на 16 вывод микросхем DD7-DD43, DD45-DD62, и на 24 вывод микросхем DD1-DD6. Общий провод для микросхемы DD44 является7, 8 вывод микросхем DD7-DD43, DD45-DD62 и 12 вывод микросхем DD1-DD6. Первоначально все регистры устанавливаются в нулевое состояние, затем сумматор складывает значения пришедшие из соответствующих мультиплексоров и передает на счетчик через соответствующий мультиплексор, затем идет возврат на сумматор для дальнейшего вычисления или выдача на ША. На принципиальной схеме присутствуют конденсаторы, предназначенные для подавления помех по цепи питания.

Эффективным средством защиты интегральных схем от помех по цепи питания является включение конденсаторов развязки между шинами питания и общей.

Обычно конденсаторы развязки устанавливаются отдельно для блокирования низкочастотных и высокочастотных помех.

Низкочастотные помехи, проникающие в систему по цепи питания, должны блокироваться с помощью электролитического конденсатора C1-С6 емкостью 1мкФ. Взят конденсатор К50-6-120. Для исключения высокочастотных помех развязывающие емкости взяты номиналом 0,015мкФ на одну микросхему.

Следовательно для нашего случая взяты десять емкостей С7 - С12. Взят конденсатор КМ-5-Н90-0,01520. Неиспользуемые информационные входы подключены к источника питания через резистор, сопротивлением 1 кОм, один такой резистор обеспечивает подключение 20 входов. Для данной схемы используются подключение трех резисторов МЛТ -1к 10. Для данной схемы приведен перечень элементов. 5.

– Конец работы –

Эта тема принадлежит разделу:

Процессор для ограниченного набора команд

Если операция выполняется в АЛУ 2 разряд0 использование RX при сложении, вычитании и умножении. 2 разряд1 использование RS при логических… Если операции выполняются вне АЛУ 2 разряд0 формат RS при записи и загрузке. 2… Вычислительный процесс разбивается на шаги, каждый шаг изображается в виде блока, а весь вычислительный процесс в виде…

Если Вам нужно дополнительный материал на эту тему, или Вы не нашли то, что искали, рекомендуем воспользоваться поиском по нашей базе работ: Техническое описание принципиальной электрической схемы ИАЛУ

Что будем делать с полученным материалом:

Если этот материал оказался полезным ля Вас, Вы можете сохранить его на свою страничку в социальных сетях:

Все темы данного раздела:

Выбор и обоснование алгоритма
Выбор и обоснование алгоритма. Для удобства проектирования вычислительного устройства необходимо разработать алгоритм. Вычислительный процесс разбивается на шаги, каждый шаг изображается в в

Техническое описание алгоритма
Техническое описание алгоритма. При начале функционирования процессора производится установка в нулевое состояние счетчика стека дно стека, установка счетчика команд в начальное состояние равное 16

Структурная электрическая схема центральной части ЭВМ
Структурная электрическая схема центральной части ЭВМ. Выбор и обоснование структурной электрической схемы Для построения схем других типов, а также для общего ознакомления с изделием необходима ст

Функциональная электрическая схема процессора
Функциональная электрическая схема процессора. Выбор и обоснование функциональной электрической схемы Функциональная схема поясняет процессы, происходящие в проектируемом процессоре. На данн

Техническое описание функциональной электрической схемы - операционная часть
Техническое описание функциональной электрической схемы - операционная часть. При поступлении данных на ШД RGbuf записывает и накапливает 32 разряда и выдает на ШД0, Эта команда поступает на RGK, К

Техническое описание функциональной электрической схемы - управляющая часть
Техническое описание функциональной электрической схемы - управляющая часть. Оба устройства управления выполнены по схеме с регулярной адресацией. В этой схеме при разветвлении процесса, один адрес

Выбор и обоснование элементной базы
Выбор и обоснование элементной базы. Выбор элементной базы производится исходя из задания на разработку, то есть исходя из основного назначения и критерия на проектирование. Для конкретного

Используемые цифровые микросхемы и их параметры
Используемые цифровые микросхемы и их параметры. ИР34 - два четырехразрядных буферных регистра с третьем Z - состоянием. Каждый из регистров имеет четыре входа и четыре выхода, вход сброса R

Техническое описание принципиальной электрической схемы РОН
Техническое описание принципиальной электрической схемы РОН. Принципиальная схема определяет полный состав элементов и связей между ними и дает детальное представление о принципе работы РОН. Принци

Проверочный нагрузочный расчет для ИАЛУ
Проверочный нагрузочный расчет для ИАЛУ. Допустимый выходной токИС нагрузкиРеальный ток нагрузкиI0вх, мАI1вх, мА1533ИР34 I0вых, мА 4 I1вых, мА0,4КР531КП11-210,05 1533ИР34 I0вых, мА 4 I1вых, мА0,4КР

Хотите получать на электронную почту самые свежие новости?
Education Insider Sample
Подпишитесь на Нашу рассылку
Наша политика приватности обеспечивает 100% безопасность и анонимность Ваших E-Mail
Реклама
Соответствующий теме материал
  • Похожее
  • Популярное
  • Облако тегов
  • Здесь
  • Временно
  • Пусто
Теги