рефераты конспекты курсовые дипломные лекции шпоры

Реферат Курсовая Конспект

Логические интегральные схемы

Логические интегральные схемы - раздел Изобретательство, Схемотехника 2.2.1Основные Параметры Логических Интегральных Микросхем А) Входное...

2.2.1Основные параметры логических интегральных микросхем

а) входное U1вх и выходное U1вых напряжения логической единицы – значение высокого уровня напряжения на входе и выходе микросхемы;

б) входное U0вх и выходное U0вых напряжение логического нуля – значение низкого уровня напряжения на входе и выходе микросхемы;

в) входной I1вх и выходной I1вых токи логической единицы, входной I0вх и выходной I0вых токи логического нуля;

г) логический перепад сигнала ;

д) пороговое напряжение Uпор вх – напряжение на входе, при котором состояние микросхемы изменяется на противоположное;

е)входное сопротивление логической ИМС – отношение приращения входного напряжения к приращению входного тока (различают R0вх и R1вх), выходное сопротивление – отношение приращения выходного напряжения к приращения выходного тока (различают R0вых и R1вых);

ж)статическая помехоустойчивость – максимально допустимое напряжение статической помехи по высокому U1пом и низкому U0пом уровням входного напряжения, при котором еще не происходят изменения уровня выходного напряжения микросхемы;

и) средняя потребляемая мощность Pпотр ср = (P0потр + Р1потр)/2 , где P0потр и Р1потр – мощности, потребляемые микросхемой в состоянии соответственно логического нуля и единицы на выходе;

к) коэффициент объединения по входу Коб, показывающий, какое число аналогичных логических ИМС можно подключить к входу данной схемы, и определяющий максимальное число входов логической ИМС;

л) коэффициент разветвления по выходу Кразв, показывающий какое количество аналогичных нагрузочных микросхем можно подключить к выходу данной ИМС, и характеризующий нагрузочную способность логической ИМС.

Цифровые интегральные схемы предназначены для обработки, преобразования и хранения цифровой информации. Они выпускаются сериями. Внутри каждой серии имеются объединенные по функциональному признаку группы устройств: логические элементы, триггеры, регистры, счетчики, дешифраторы, шифраторы, мультиплексоры, демультиплексоры и т.д. Чем шире функциональный состав серии, тем большими возможностями может обладать цифровое устройство, выполненное на базе микросхем данной серии. Микросхемы, входящие в состав каждой серии, имеют единое конструктивно-технологическое исполнение, одинаковое напряжение питания и одинаковые уровни сигналов логического нуля и логической единицы. Все это делает микросхемы одной серии совместимыми.

Основой каждой серии цифровых микросхем является базовый логический элемент. Как правило, базовые логические элементы выполняют операции И—НЕ, либо ИЛИ—НЕ и по принципу построения делятся на следующие основные типы: элементы резистивно-транзисторной логики (РТЛ), диодно-транзисторной логики (ДТЛ), транзисторно-транзисторной логики (ТТЛ), эмиттерно-связанной логики (ЭСЛ), интегрально-инжекционной логики (ИИЛ), базовые элементы которых выполнены на биполярных транзисторах. Микросхемы на комплементарных МДП-структурах (КМДП) используют пары МДП-транзисторов со структурой металл - диэлектрик – полупроводник с каналами р- и n-типов.

2.2.2 Схема ДТЛ диодно-транзисторной логики

Основная схема ДТЛ приведена на рисунке 2.16,а. Здесь диоды VD1, VD2, VD3 и резистор R1 представляют собой конъюнктор (И), элементы VT, R2, R3 ‑ инвертор (НЕ), смещающие диоды VDСМ1, VDСМ2 – осуществляют связь между логическими элементами И и НЕ и смещают (понижают) потенциал базы VT относительно напряжения U1. Резистор R2 служит для подачи смещения ЕСМ на VT и гарантированного удерживания его в запертом состоянии при открытых входных диодах и как дополнительная цепь обратного тока базы при запирании транзистора.

При высоком уровне напряжения на входе UA = UB = UC = U1, диоды VD1…VD3 заперты, повышается потенциал точки U1, отпираются диоды смещения VDСМ1, VDСМ2, течет ток базы VT, и транзистор входит в насыщение. Напряжение на коллекторе UF падает до нуля, т.е. F = 0.

Если хотя бы на одном из входов низкий уровень напряжения UA или UB или UC равен U0, отпирается соответствующий диод, понижается потенциал U1, запираются диоды смещения VDCМ1, VDСМ2. На базе транзистора VT низкое напряжение, который запирается. UВЫХ = UF = U1, т.е. на выходе элемента появляется логическая единица.

Если отбросить часть схемы (см. рисунок 2.16,а), изображенную пунктиром, она превращается в инвертор. На рисунке 2.16,б приведена ее передаточная характеристика UF = f(UA),

Если напряжение на входе А равно 0, то диод VD1 смещен в прямом направлении и напряжение U1 равно +0,6 В. Эта величина недостаточна для открывания диодов VDСМ1, VDСМ2 и перехода база-эмиттер транзистора . Поэтому ток I1 течет через диод VD1, источник сигнала UA и на землю. Транзистор закрыт, при этом UF = +5 В. Если UA увеличивается, то U1 также растет до тех пор, пока не достигнет 1,2 В. В этот момент VDСМ1, VDСМ2, VТ открываются и ток I1 течет через транзистор и переводит его в насыщение. Дальнейшее увеличение напряжение UA запирает диод VD1. но не может повлиять на величину U1 или состояние транзистора . Из графика видно, что интервалы напряжений, соответствующие логическим состояниям 0 и 1, примерно равны 0 ≤ U0 ≤ 1,2 B, 1,5 ≤ U1 ≤ 5 В.

Практически U0 обычно меньше 0,4 В, а U1 очень близко к 5 В, что обеспечивает хороший шумовой запас по постоянному току.

Если на вход подано напряжение, соответствующее логической 1, то диод VD1 смещен в обратном направлении и, следовательно, потребляет минимальную мощность с выхода предыдущей схемы. Однако, если на входе поддерживается напряжение логического 0, то ток I1 должен течь из входной клеммы элемента через насыщенный транзистор на землю. Это соответствует одной единичной нагрузке. Если к одному выходу подсоединено n входов, то насыщенный транзистор должен пропускать ток, в n раз больше чем I1. Если n увеличивается, то будет расти и напряжение UА, что эквивалентно увеличению напряжения выходного транзистора. Этот эффект приведен на рисунке 2.16,б, где передаточная характеристика изображена для случая одной выходной единичной нагрузки и для случая восьми единичных нагрузок (максимально допустимое количество для базового элемента ДТЛ).

Если к схеме, в соответствии с рисунком 2.16,а, добавить диоды VD2, VD3, то напряжение UF будет соответствовать логической 1, если хотя бы один из входов будет в состоянии логического нуля. Логический нуль на выходе можно получить только в том случае, если на всех входах присутствует напряжение логической единицы, т.е. логическая операция, выполняемая данной схемой, имеет вид: , что соответствует операции И-НЕ. Добавлением дополнительных диодов для расширения объема входа число входов в базовом элементе ДТЛ И-НЕ может быть доведено до 20.

Задержка передачи для типичного элемента ДТЛ составляет 30 нс. Это сравнительно большая величина во многих случаях оказывается вполне приемлемой.

2.2.3 Схемы ТТЛ ‑ транзисторно-транзисторной логики

2.2.3.1 Схема ТТЛ ‑ транзисторно-транзисторной логики с простым инвертором

Схема транзисторно-транзисторной логики (см. рисунок 2.17) – результат развития ДТЛ. Матрица диодов заменяется многоэмиттерным транзистором (МЭТ).

Это интегральный прибор, объединяющий функции диодных логических схем и транзисторного усилителя. МЭТ имеет несколько эмиттеров, расположенных так, что прямое взаимодействие между ними исключается. МЭТ позволяет увеличить быстродействие, снизить потребляемую мощность и усовершенствовать технологию изготовления микросхем. Так как МЭТ был разработан лишь на этапе интегральной схемо-техники, то аналогов ТТЛ на дискретных компонентах не было.

ТТЛ относится к потенциальным элементам. При построении схем ЭВМ на их основе они соединяются потенциальными связями, т.е. без конденсаторов и трансформаторов.

Напряжение логической единицы U1 = 2,4 В, напряжение логического нуля U0 < 0,4 В.

Диоды VD1…VD3 в схеме рисунка 2.16 заменены эмиттерными переходами МЭТ, а DСМ1, DСМ2 – коллекторными переходами МЭТ. Тогда отпадает необходимость в ЕСМ и R2.

Базовый элемент ТТЛ так же, как и ДТЛ выполняет логическую операцию И-НЕ. При низком уровне сигнала (логический 0) хотя бы на одном из входов многоэмиттерного транзистора МЭТ последний находится в состоянии насыщения, а VT1 закрыт. На выходе схемы присутствует высокий уровень напряжения (логическая единица). При высоком уровне сигнала на всех входах МЭТ работает в активном инверсном режиме (эмиттерный переход смещен в обратном направлении, а коллекторный – в прямом), VT1 находится в состоянии насыщения. На выходе схемы низкий уровень сигнала, т.е. ноль.

Описанный здесь базовый элемент ТТЛ, несмотря на упрощенную технологию изготовления, не нашел широкого применения из-за низкой помехоустойчивости, малого быстродействия при работе на емкостную нагрузку и малой нагрузочной способности.

Низкая нагрузочная способность или малый коэффициент разветвления объясняется следующим образом. Через R2, при запертом транзисторе VT1, текут входные токи нагрузочных элементов, и, если их много, увеличивается падение напряжения на коллекторной нагрузке R2. Уменьшается напряжение на коллекторе VT1, т.е. значение верхнего логического уровня, нарушается работа схемы. Поэтому используется ТТЛ со сложным инвертором.

2.2.3.2 Схема ТТЛ со сложным инвертором

Схема ТТЛ со сложным инвертором (см. рисунок 2.18) состоит из двух частей:

а) конъюнктора И, включающего многоэмиттерный транзистор МЭТ и резистор R1. Схема И может иметь от 2 до 8 входов (увеличение количества входов расширяет логические возможности ТТЛ);

б) сложного инвертора НЕ, включающего в себя VT1, VТ2, VТ3, VD, R2, R3, R4.

В свою очередь сложный инвертор можно рассматривать, состоящим из фазорасщепля-ющего каскада и выходного усилителя.

Фазорасщепляющий или фазоинверсный каскад (состоит из VT1, R2, R3) служит для управления транзисторами 2 и 3. Транзистор 1 увели-чивает порог переключения, повышает помехоустойчивость ТТЛ.

Выходной усилитель (2, VТ3, VD, R4) представляет собой эмиттерный повторитель.

Транзисторы1, VТ3 представляют составной транзистор или пару Дарлингтона. В статических режимах работы схемы VT3 повторяет состояние VT1. При запирании VT1 база транзистора VT3 через резистор R3 подключается к корпусу, чем и обеспечивается закрытое состояние VT3.

Транзистор 2 может работать в насыщении и в отсечке. Его состояние в статических режимах работы схемы всегда противоположно состоянию VT3, следовательно, VT1. При насыщенном транзисторе VT3 транзистор VT2 закрыт и наоборот. Транзисторы 2, VТ3 представляют собой не что иное, как двухтактный усилитель мощности.

Диод VD служит для надежного запирания 2, когда открыт 3. Повышая порог отпирания VT2, он обеспечивает его закрытое состояние при насыщенном транзисторе VT3. Действительно:

UБЭ2 = UКЭН1 + UБЭ3 – UКЭН3 – UVD ≈ U БЭ3 - UVD < Uпор2, так как типичны значения: UБЭ = 0,7 В; UКЭ=0,3 В; UVD = 0,7 В; Uпор = 0,6 В.

UБЭ2 = UБ2 ‑ (UD+UКЭ3) = UКЭ1+UБЭ3 – UVD ‑ UКЭ3 = 0,3 + 0,7 ‑ 0,7 ‑ 0,3 = 0.

Если VD отсутствует UБЭ2 = UКЭ1 + UБЭ3 ‑ UКЭ3 = 0,7 В, при этом 2 открыт.

UБЭ2 = UБ2 ‑ UЭ2 = (UКЭ1+UБЭ3н) ‑ (UКЭ3н+UD) = 0.

Если VT1 насыщен, то через базу VT3 протекает ток

IБ3 = IЭ1 – IR3 = [(EК ‑ UКЭН1 – UБЭ3)/a2·R2] – (UБЭ3/R3).

Для обеспечения режима насыщения VT3 при закрытых транзисторе VT2 и диоде VD необходимо выполнить условие

IБ3·В3 ≥ IКН = n·I0ВХ НАГР

где В – коэффициент передачи тока в режиме большого сигнала;

n – количество нагрузочных ТТЛ-схем, подключенных к выходу рассматриваемой схемы;

I0ВХ НАГР – входной ток нагрузочной ТТЛ-схемы.

Отсюда можно определить нагрузочную способность данной схемы, т.е. максимальное число нагрузочных схем, при котором транзистор VT3 еще работает в режиме насыщения:

nМАКС = IБ3·В3 / I0ВХ НАГР.

Резистор R4 необходим для:

а) защиты 2 и VD в случае короткого замыкания на выходе;

б) ограничения коллекторного тока 2 при переключении схемы, из логического нуля в логическую единицу. После запирания VT1 транзистор VT2 откроется раньше, чем закроется насыщенный транзистор VT3, так как для выхода VT3 из режима насыщения потребуется некоторое время для рассасывания неосновных носителей в базе. В результате, в течение некоторого промежутка времени, оба транзистора VT2 и VT3 открыты, и по цепи, состоящей из элементов Ек, VT2, VD и VT3, протекает ток, потребляемый от источника питания Ек, и возникает импульс помехи по шине питания. Для ограничения амплитуды помехи ставится резистор R4, равный примерно нескольким десяткам омов.

Схема ТТЛ работает следующим образом. Если хотя бы на одном из входов низкий уровень напряжения U0ВХ эмиттерный переход МЭТ отпирается и течет ток: от К, через R1, переход база-эмиттер на землю. Коллекторный переход МЭТ смещен в обратном направлении (МЭТ в активном режиме). Ток базы IБ1 = 0, следовательно, транзистор VT1 запирается. На коллекторе VT1 высокий уровень напряжения UК1 = ЕК. На эмиттере VT1 напряжение UЭ1 = 0.

Транзистор 2 отпирается током через резистор R2. Так как UБ3 = UЭ1 = 0, то транзистор VT3 заперт и UВЫХ= U1ВЫХ.

Если же на всех входах ТТЛ высокий уровень U1, эмиттерные переходы МЭТ запираются, потенциал базы увеличивается, коллекторный переход МЭТ смещается в прямом направлении. МЭТ работает в активно-инверсном режиме.

Транзисторы 1 и 3 открыты и насыщены. Транзистор 2 и диод VD заперты. На выходе ТТЛ низкий уровень UВЫХ = U0 = 0. Следовательно, ТТЛ выполняет операцию И-НЕ, т.е. является элементом Шеффера.

Быстродействие схем ТТЛ определяется в основном переходными процессами при переключении транзисторов, а также зарядом паразитной суммарной емкости СН нагрузочных ТТЛ-схем. В схеме ТТЛ с простым инвертором (см. рисунок2.17) заряд емкости СН происходит с большой постоянной времени через коллекторный резистор R2, что ухудшает быстродействие схемы.

В схеме ТТЛ со сложным инвертором постоянная заряда нагрузочной емкости существенно уменьшается, так как емкость СН заряжается через выходное сопротивление транзистора VT3 (Rвых 3 << R2), в схеме эмиттерного повторителя. За счет этого повышается быстродействие.

 

2.2.3.3 Разновидности схем ТТЛ

Также широко используются на практике разновидности схем ТТЛ:

а) схема ТТЛ с тремя состояниями выхода

Схемы базовых ТТЛ нельзя объединять по выходам из-за потребления большого тока от источника питания, а также, так как логически неопределен уровень выходного сигнала.

Но иногда (например, при разработке двунаправленных информационных шин) необходимо объединять выходы. Для этого служат ТТЛ с третьим (высокоимпедансным) состоянием выхода.

В базовую схему ТТЛ (см. рисунок 2.18) дополнительно включены резистор R5 и транзистор 4 (см. рисунок 2.22). При подаче на вход Z низкого уровня напряжения UZ = U0ВХ, 4 заперт и не влияет на работу ТТЛ. На выходе схемы в зависимости от входных сигналов будет 1 или 0.

При подаче на вход 4 высокого уровня UZ = U1ВХ транзистор 4 входит в насыщение. UК4 = 0. Это обеспечивает запирание 2 и 3. ТТЛ полностью отключается от нагрузки, т.е. не потребляет и не отдает ток. Это состояние не зависит от входных сигналов UА и UВ. Эти схемы можно объединять по выходам на одну общую нагрузку, и в любой момент времени нагрузка должна обслуживаться любым элементом, и остальные элементы должны находиться в третьем состоянии;

б) схема ТТЛ с транзисторами Шоттки

Повысить быстродействие ТТЛ-схем можно, применив в схеме базового элемента вместо обычных транзисторов транзисторы Шоттки, работающие в активном режиме. Тем самым сокращается время переключения транзисторов схемы за счет исключения времени рассасывания носителей заряда в базе транзистора при их запирании. Логические микросхемы ТТЛ, выполненные на базе транзисторов Шоттки, называются микросхемами ТТЛШ;

в) схема ТТЛ с открытым коллектором

Схема ТТЛ с открытым коллектором предназначена для согласования логических схем с внешними исполнительными и индикаторными устройствами, например, светодиодными инди-каторами, лампочками накаливания, обмотками реле и т.д. Ее отличие от ранее рассмотренной заключается в выпол-нении выходного уси-лителя мощности по однотактной схеме без собственного нагрузоч-ного резистора.

Принципиальная элек-трическая схема такого элемента приведена на рисунке 2.23. В данном элементе также отсутствует цепь нелинейной коррекции. Это связано с тем, что элемент ставится на выходе логического устройства и к нему в меньшей степени предъяв-ляются требования кванто-вания сигнала. Обычно выходной транзистор VT2 схемы выполняется с большими допустимыми значениями коллекторного тока и напряжением, чем обычный элемент.

Для защиты МЭТ от опасных отрицательных входных перепадов напряжения в ТТЛ между эмиттерами и землей включаются дополнительные диоды (на рисунке 2.23 VD1 и VD2).

 

2.2.4 Схемы ЭСЛ ‑ эмиттерно-связанной логики

2.2.4.1 Особенности схем ЭСЛ

Цифровые микросхемы эмиттерно-связанной логики имеют более высокое быстродействие, чем схемы ТТЛ (даже ценой большей рассеиваемой мощности), достигшее в настоящее время субнаносекундного диапазона, так как:

а) исключается насыщение транзисторов (время рассасывания избыточных носителей заряда t рас = 0);

б) в схеме применяются эмиттерные повторители (ЭП), ускоряющие процесс заряда емкости нагрузки, так как выходное сопротивление эмиттерного повторителя Rвых мало, ток выходной большой;

в) меньше логический перепад .

Наличие парафазного выхода дает возможность снимать прямые и инверсные значения, что позволяет уменьшить число используемых микросхем.

В отличие от простых схем ТТЛ, можно объединять выходы нескольких элементов ЭСЛ для расширения логических возможностей.

– Конец работы –

Эта тема принадлежит разделу:

Схемотехника

Некоммерческое акционерное общество.. Алматинский институт энергетики и связи.. Т М Жолшараева Схемотехника Алматы..

Если Вам нужно дополнительный материал на эту тему, или Вы не нашли то, что искали, рекомендуем воспользоваться поиском по нашей базе работ: Логические интегральные схемы

Что будем делать с полученным материалом:

Если этот материал оказался полезным ля Вас, Вы можете сохранить его на свою страничку в социальных сетях:

Все темы данного раздела:

Схемотехника
Учебное пособие     Алматы 2010 УДК 621.3.049 ББК 32.844Я73 Ж79. Схемотехника Учебное пособие/Т.М.Жолшараева А

Дифференциальный усилитель
1.1.1 Режимы работы дифференциального усилителя Дифференциальный усилитель (см. рисунок1.1) усиливает разность входных сигналов, который называется дифференциальным сигналом. Его можно с

Выходные каскады усилителей
Выходные каскады – это усилители мощности. Они служат для получения максимальной мощности в нагрузке при максимально возможном КПД и минимальных нелинейных искажениях. В микроэлектр

Операционный усилитель
1.3.1 Назначение и основные параметры операционных усилителей Операционный усилитель – универсальный усилитель постоянного тока с дифференциальным входом и однотактным выходом. Ид

Генераторы электрических сигналов
1.4.1 RC-генератор синусоидальных колебаний Достоинствами RC-генератора синусоидальных колебаний – на ОУ являются простота, дешевизна, малые масса и габариты и недостатком –

Автоколебательный мультивибратор
Основными свойствами интегральных операционных усилителей (ОУ), используемых при построении импульсных генераторов, является большое входное (сотни килоом) и малое (десятки омов) выходное со

Генератор линейно изменяющегося напряжения на операционном усилителе (ГЛИН)
На рисунке 1.31,а в схеме ГЛИН интегрирующая RC - цепочка включена в цепь отрицательной обратной связи ОУ. Управляется ГЛИН импульсами положительной полярности U­в

Гиратор
Гиратор – это электрическая схема, в которой в обратную связь ОУ включена RC- цепь, имитирующая катушку индуктивности. Иногда гираторы называют синтезируемыми индуктивностями. Такие «

Переключатель тока
Особенность ЭСЛ заключается в том, что схема логического элемента строится на основе интегрального дифференциального усилителя (ДУ) в ключевом режиме (токовый ключ), выполненный на дв

Принцип действия базовой схемы ЭСЛ
Функционально схема ЭСЛ состоит из трех узлов (см. рисунок 2.25): а) токового переключателя на транзисторах VT1 ¸ VT4 и резисторах R1¸

Цифровые запоминающие устройства
2.5.1 Классификация запоминающих устройств Запоминающие устройства (ЗУ) составляют самостоятельный широко развитый класс микросхем средней, большой и сверхбольшой степени интеграци

Хотите получать на электронную почту самые свежие новости?
Education Insider Sample
Подпишитесь на Нашу рассылку
Наша политика приватности обеспечивает 100% безопасность и анонимность Ваших E-Mail
Реклама
Соответствующий теме материал
  • Похожее
  • Популярное
  • Облако тегов
  • Здесь
  • Временно
  • Пусто
Теги